| 意味 | 例文 (4件) |
DDR3とは 意味・読み方・使い方
追加できません
(登録数上限)
意味・対訳 DDR3 SDRAMとは、DDR SDRAMの規格のうち、1度に8ビットのデータを扱い、それによってDDR2 SDRAMの2倍のデータ転送速度を実現する規格の総称である。
遺伝子名称シソーラスでの「DDR3」の意味 |
|
DDR3
| human | 遺伝子名 | DDR3 |
| 同義語(エイリアス) | WSL-LR; Lymphocyte-associated receptor of death; TNFRSF12; TNFRSF25; LARD; WSL-1; WSL protein; Apoptosis-mediating receptor TRAMP; WSL-1 protein; APO-3; Apoptosis-inducing receptor AIR; DR-3; APO3; WSL; Death domain receptor 3; Apo-3; WSL1; Apoptosis-mediating receptor DR3; DR3; death receptor-3 (DR-3); UNQ455/PRO779 | |
| SWISS-PROTのID | SWISS-PROT:Q93038 | |
| EntrezGeneのID | EntrezGene:8718 | |
| その他のDBのID | HGNC:11910 |
| mouse | 遺伝子名 | DDR3 |
| 同義語(エイリアス) | WSL-LR; Tnfrsf25; Tnfrsf12; LARD; WSL-1; DR3; APO-3; Wsl | |
| SWISS-PROTのID | --- | |
| EntrezGeneのID | EntrezGene:85030 | |
| その他のDBのID | MGI:1934667 |
本文中に表示されているデータベースの説明
「DDR3」を含む例文一覧
該当件数 : 4件
To provide a circuit for reducing or removing skews among channels used in communication with a high-speed memory circuit such as a DDR3 memory circuit.例文帳に追加
DDR3メモリ回路のような高速のメモリ回路との通信に使われるチャンネル間のスキューを減少又は除去する回路を提供する。 - 特許庁
To provide an on-die termination control circuit and control method thereof, capable of controlling start and end of a dynamic termination operation introduced from a DDR3-level semiconductor memory device.例文帳に追加
DDR3半導体メモリ装置から導入されるダイナミックターミネーション動作の開始及び終了を制御することのできるオンダイターミネーションの制御回路およびその制御方法を提供すること。 - 特許庁
The CC function is extendable to future DDR2 and DDR3 operating requirements in which latency of higher frequency modes will increase due to the shift from 2 bit pre-fetch to 4 and 8 bit pre-fetch architecture.例文帳に追加
CC機能は、2ビット先取りから4および8ビット先取りアーキテクチャへのシフトによって、高周波数モードの待ち時間が増加することになる、将来のDDR2およびDDR3オペレーティング要件に拡張可能である。 - 特許庁
In memory circuitry, to ensure that a memory device, such as a DDR3 RDIMM, safely operates in the self-refresh mode while the memory controller is powered down and off, the memory device's clock enable (CKE) input is connected to both (i) a CKE signal applied by the memory controller and (ii) a termination voltage provided by the power module.例文帳に追加
メモリ回路において、メモリ・コントローラがパワーダウンおよびパワーオフされている間、DDR3 RDIMMなどのメモリ・デバイスがセルフリフレッシュ・モードで安全に動作することを保証するために、メモリ・デバイスのクロック・イネーブル(CKE)入力が、(i)メモリ・コントローラによって印加されたCKE信号と、(ii)パワー・モジュールによって供給された終端電圧の両方に接続される。 - 特許庁
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解! -
|
| 意味 | 例文 (4件) |
|
|
DDR3のページの著作権
英和・和英辞典
情報提供元は
参加元一覧
にて確認できます。
| DBCLS Home Page by DBCLS is licensed under a Creative Commons 表示 2.1 日本 License. | |
|
Text is available under Creative Commons Attribution-ShareAlike (CC-BY-SA) and/or GNU Free Documentation License (GFDL). Weblio英和・和英辞典に掲載されている「Wiktionary英語版」の記事は、WiktionaryのDDR3 (改訂履歴)の記事を複製、再配布したものにあたり、Creative Commons Attribution-ShareAlike (CC-BY-SA)もしくはGNU Free Documentation Licenseというライセンスの下で提供されています。 |
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
|
ログイン |
Weblio会員(無料)になると
|
「DDR3」のお隣キーワード |
weblioのその他のサービス
|
ログイン |
Weblio会員(無料)になると
|