Q4を含む例文一覧と使い方
該当件数 : 567件
Q4 In section 3.4.2.b "Setting the Dose for First-In-Human Administration," please explain within the document, using examples, rather than referring to the literature, because this section is the core of this Guidance. We would like you to provide specific illustrations of methodology.例文帳に追加
Q4 3.4.2.b ヒト初回投与量の設定について - 厚生労働省
An operational amplifier 36 produces a non-inverted output to set a transistor Q3 on and supplies no base current to a transistor Q4 to set the transistor Q4 off and a relay 37 off, which outputs a disconnection detection signal.例文帳に追加
オペアンプ36は非反転出力してトランジスタQ3をオンし、トランジスタQ4にベース電流を供給せずトランジスタQ4がオフしてリレー37がオフし、断線検知信号を出力する。 - 特許庁
Q4 Are the obligators of applying identification the manufacturers of containers and packaging or the users ?例文帳に追加
"Q4 識別表示義務者は容器包装のメーカーですか、それとも利用者ですか?" - 経済産業省
The connection point (J2) of the series connection (Q3 and Q4) is connected to a scanning electrode (Y) of the PDP (20).例文帳に追加
その直列接続(Q3とQ4)の接続点(J2)はPDP(20)の走査電極(Y)に接続される。 - 特許庁
By the above, the field effect transistors Q4 is turned off, the oscillation of an inverter circuit 77 is stopped, and a light emitting tube 18 is turned off.例文帳に追加
電界効果トランジスタQ4がオフし、インバータ回路77の発振は停止し、発光管18は消灯する。 - 特許庁
Further, the bases of the pair of the differential transistors Q1, Q2 are connected to emitters of the transistors Q3, Q4 of the pre-stage through resistors R5, R6.例文帳に追加
更に、差動トランジスタペアQ1,Q2の各ベースを抵抗R5,R6を通じて前段のトランジスタQ3,Q4のエミッタに接続する。 - 特許庁
Switches Q1 and Q2, Q3 and Q4, and Q5 and Q6 are provided to turn on/off energizing of current to the primary windings N1A and N1B, primary windings N2A and N2B, and primary windings N3A and N3B respectively.例文帳に追加
1次巻線N1A,N1B、N2A,N2BおよびN3A,N3Bへの通電をそれぞれオン/オフするために、スイッチQ1,Q2、Q3,Q4およびQ5,Q6を設ける。 - 特許庁
Decline by 28.2% from the original production plan (170 million units)in the fourth quarter of 2011例文帳に追加
2011 年Q4 の当初生産計画(170 百万台)からも▲ 28.2% - 経済産業省
A potential difference is generated between the output voltage of the constant voltage circuit 12 and the voltage of the battery B, and a resistance R8 senses that the battery voltage is low, and from the base of a transistor Q4 a bias current is fed via the resistance R8 to keep the transistor Q4 in on condition.例文帳に追加
定電圧回路12の出力電圧とバッテリBの電圧との間に電位差が生じて抵抗R8によりバッテリ電圧が低いことを検出し、抵抗R8を介してトランジスタQ4のベースからバイアス電流を流し、トランジスタQ4をオン状態に保持する。 - 特許庁
A transistor M1 is connected to the emitter of the output transistor Q4.例文帳に追加
出力トランジスタQ4のエミッタにトランジスタM1を接続する。 - 特許庁
A scanning electrode drive section (3) includes another series connection (Q3 and Q4) of two switch elements between the power terminal (1T) and the ground terminal.例文帳に追加
走査電極駆動部(3)は電源端子(1T)と接地端子との間に、別の二つのスイッチ素子の直列接続(Q3とQ4)を含む。 - 特許庁
The decode circuit 3 decodes the data Q5, Q4, Q4, Q2, Q1 to generate test mode selection signals TEST1-TEST16.例文帳に追加
デコード回路3は、データQ5、Q4、Q2、Q1をデコードしてテストモード選択信号TEST1〜TEST16を生成する。 - 特許庁
By a selection signal SELECT, the transistor Q4 is turned on and outputs an output current I_out in the state that the transistor Q2 is turned on and initialize a node n1 level to a reference voltage V_DD, and the transistor Q4 is turned on and outputs an output current I_out in the state that the transistor Q2 is turned off.例文帳に追加
選択信号SELECTによりトランジスタQ2をオンしてノードn1のレベルを基準電圧V_DDに初期化した状態でトランジスタQ4をオンして出力電流Ioutを出力し、トランジスタQ2をオフした状態でトランジスタQ4をオンして出力電流Ioutを出力する。 - 特許庁
The inverter 12 includes an NMOS transistor Q4 as a drive element.例文帳に追加
インバータ12は、駆動素子としてNMOSトランジスタQ4を有する。 - 特許庁
Transistors Q3, Q4 are differentially operated by a data signal input.例文帳に追加
データ信号入力によりトランジスタQ3,Q4が差動動作する。 - 特許庁
The drive transistors Q3, Q4 of one memory cell do not share the drive transistors Q3, Q4 of the other memory cell and an n-type source area 11a1.例文帳に追加
一のメモリセルの駆動トランジスタQ_3、Q_4は、他のメモリセルの駆動トランジスタQ_3、Q_4とn^+型ソース領域11a1を共有しない。 - 特許庁
The picture P3 and the banner Q4 of the 101 channel are displayed on a picture.例文帳に追加
画面には、101チャンネルの画像P3とバナーQ4とが表示される。 - 特許庁
An auxiliary transistor Q4 becomes nonconductive, and a main transistor Q2 becomes conductive.例文帳に追加
補助トランジスタQ4が非導通となり主トランジスタQ2が導通する。 - 特許庁
Consequently, the transistor Q4 is turned off and the transmission signal has an H level.例文帳に追加
これによりトランジスタQ4はオフし、伝達信号はHレベルとなる。 - 特許庁
It is conveyed again to the exposure apparatus for exposure (Q4).例文帳に追加
その後、ウェハは再び露光装置に搬送され露光処理されるQ4。 - 特許庁
An N transistor Q4 and an N transistor Q5 constitute a current mirror circuit.例文帳に追加
NトランジスタQ4とNトランジスタQ5は、カレントミラー回路を構成する。 - 特許庁
When U4 outputs H, the base potential of the transistor Q4 drops linearly.例文帳に追加
U4がHになると、トランジスタQ4のベースの電位は、リニアに降下する。 - 特許庁
A gate voltage is applied to a field effect transistor Q4, the field effect transistor Q4 is switched on, and an electric double-layered capacitor C6 is discharged rapidly.例文帳に追加
電界効果トランジスタQ4にゲート電圧を印加し、電界効果トランジスタQ4がオンし、急速に電気二重層コンデンサC6を放電する。 - 特許庁
An IQ imbalance correcting circuit (105) corrects the orthogonality error and amplitude error between the digital signals (I4, Q4) from the digital band-pass filter (104).例文帳に追加
IQインバランス補正回路(105)は、デジタル帯域通過フィルタ(104)からのデジタル信号(I4,Q4)の間における直交性誤差および振幅誤差を補正する。 - 特許庁
The impedance element Z2 is inserted between a common collector of transistors Q2 and Q4 and a common emitter of transistors Q3 and Q4.例文帳に追加
インピーダンス素子Z2は、トランジスタQ2及びQ4の共通コレクタとトランジスタQ3及びQ4の共通エミッタとの間に挿入される。 - 特許庁
Higher bits Q4 to Q7 of the Gray code are similarly generated.例文帳に追加
さらに上位ビットのグレイコードQ4〜Q7についても同様に作成される。 - 特許庁
The on/off of the switching elements Q2-Q4 is controlled by a control circuit 3.例文帳に追加
スイッチング素子Q2〜Q5のオンオフは制御回路3により制御される。 - 特許庁
The transistors Q1 to Q4 are controlled in accordance with the generated pulse signal.例文帳に追加
トランジスタQ1〜Q4は、生成されたパルス信号に従って制御される。 - 特許庁
(d) Two years after the occurrence of the crisis (2010Q3 and Q4): Figure 1-1-2-18, 1-1-2-19例文帳に追加
(d)危機発生から2年後(2010年第3~4四半期):第1-1-2-18図,第1-1-2-19図 - 経済産業省
A transistor Q4 is turned on and short circuit is caused between the base and the emitter of the transistors Q1 and Q2 so as to turn it off, and the operation of the inverter circuit 2 is stopped, so that the consumption of the battery B is suppressed.例文帳に追加
トランジスタQ4がオンしてトランジスタQ1,Q2のベース、エミッタ間を短絡してオフし、インバータ回路2を動作を停止させ、バッテリBの消耗を抑制する。 - 特許庁
The end-to-end voltage of the resistance R2 by the current I1 at normal IC card inserting time becomes VBE or less of the transistor Q4, and the transistor Q4 is turned off.例文帳に追加
また、正常なICカードの挿入時の電流I_1 による抵抗R2の両端電圧はトランジスタQ4のVBE以下になりトランジスタQ4はオフする。 - 特許庁
Thus, the end-to-end voltage of the resistance R2 by the current I1 at metal card inserting time becomes VBE or more of the transistor Q4, and the transistor Q4 is turned on.例文帳に追加
これにより、メタルカードが挿入時の電流I_1 による抵抗R2の両端電圧はトランジスタQ4のVBE以上となってトランジスタQ4はオンする。 - 特許庁
In the astable multivibrator having amplitude clipping elements Q3 and Q4 connected to load resistances R1 and R2 constituting the astable multivibrator in parallel through a control circuit Q10, the clipping elements Q3 and Q4 have fed currents controlled by the control circuit Q10 to control an output frequency.例文帳に追加
無安定マルチバイブレータを構成する負荷抵抗R1、R2に制御回路Q10を介して並列に接続された振幅クリッピング素子Q3、Q4を有する無安定マルチバイブレータにおいて、該制御回路Q10によって該クリッピング素子Q3、Q4の通電電流を制御し、以て出力周波数を制御することを特徴とする無安定マルチバイブレータ。 - 特許庁
A virtual short circuit between the emitters of Q2 and Q4 is established by an operational amplifier 210.例文帳に追加
Q2,Q4のエミッタ間は、演算増幅器210により仮想短絡する。 - 特許庁
The OFF signal is set to "H" level, which causes a switch Q4 to be turned on.例文帳に追加
OFF信号が「H」レベルに設定されることに伴い、スイッチQ4がオンする。 - 特許庁
A control circuit 10 simultaneously switches on switching elements Q1, Q4, Q2, Q3 diagonally positioned among the switching elements Q1-Q4 and alternately switches on and off the switching elements Q1, Q2, Q3, Q4 connected in series each other.例文帳に追加
制御回路10は、定格点灯時に、スイッチング素子Q1〜Q4のうち対角位置にあるスイッチング素子Q1,Q4、Q2,Q3を同時にオンし且つ各直列接続されたスイッチング素子Q1,Q2、Q3,Q4同士を交互にオンオフさせる。 - 特許庁
Then, the purity A3 of the oxygen after mixing is calculated from (QT-Q4), the Q4, and the purity A1 of the high purity oxygen and the purity A2 of the low purity oxygen.例文帳に追加
そして、(QT−Q4)とQ4、並びに高純度酸素の純度A1と低純度酸素の純度A2から混合後の酸素の純度A3を算出する。 - 特許庁
TRs Q3, Q4 configure a current mirror, an emitter of the TR Q3 is connected to the node ND1, and an emitter of the TR Q4 is connected to ground via a resistive reception R3.例文帳に追加
トランジスタQ3とQ4によりカレントミラーを構成し、トランジスタQ3のエミッタはノードND1に接続し、トランジスタQ4のエミッタは抵抗素子R3を介して接地する。 - 特許庁
In a contrast adjusting circuit, transistors Q3, Q4 are differentially operated in response to a contrast adjusting signal.例文帳に追加
コントラスト調整信号に応じて、トランジスタQ3,Q4を差動動作させる。 - 特許庁
Also, since the synchronous rectification elements Q3, Q4 perform switching operations upon receiving signal supply from driving circuits 21, 22, erroneous operations of the synchronous rectification elements Q3, Q4 can be prevented.例文帳に追加
また、同期整流素子Q3,Q4は駆動回路21,22からの信号供給を受けてスイッチング動作するので、同期整流素子Q3,Q4の誤動作を防止できる。 - 特許庁
A 2nd differential circuit 4 consists of TRs Q3, Q4 whose emitters are respectively connected to current sources S3, S4, and a compensation circuit 5 is connected between emitters of the TRs Q3, Q4.例文帳に追加
エミッタが電流源S3、S4に接続されたトランジスタQ3、Q4で第2の差動回路4を構成し、トランジスタQ3、Q4のエミッタ間に補償回路5を接続する。 - 特許庁
The MOS-FET Q3 and Q4 have a trench structure and a low on-state resistance.例文帳に追加
MOS−FETQ3,Q4は、トレンチ構造を有しており低オン抵抗である。 - 特許庁
An output of a NAND circuit 19 is input into the gates of transistors Q3, Q4.例文帳に追加
NAND回路19の出力がトランジスタQ3,Q4のゲートに入力される。 - 特許庁
A distribution section 110 distributes received cells to sequentially store them in class queues Q1-Q4.例文帳に追加
振り分け部110は、入力セルを振り分け、クラスキューQ1〜Q4に順次格納する。 - 特許庁
A transistor Q4, to whose base a sub-power supply voltage Vs is supplied, is placed in a turned-on state.例文帳に追加
トランジスタQ4は、ベースにはサブ電源電圧Vsが供給され、オン状態になる。 - 特許庁
Input RF signals are differentially supplied to the bases of NPN transistors Q1 and Q4.例文帳に追加
入力RF信号が、NPNトランジスタQ1とQ4のベースに、差動に供給される。 - 特許庁
When performing 'step-down drive', the switching elements Q2, Q3 and Q4 are always turned off.例文帳に追加
「降圧駆動」を行う場合は、スイッチング素子Q2、Q3、Q4を常時OFFとする。 - 特許庁
A bridge inverter circuit is formed of a first to fourth switches Q1 to Q4 and a transformer T.例文帳に追加
第1〜第4のスイッチQ1 〜Q4 とトランスTとでブリッジ型インバータ回路を形成する。 - 特許庁
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|