Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「VS」に関連した英語例文の一覧と使い方(19ページ目) - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「VS」に関連した英語例文の一覧と使い方(19ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

VSを含む例文一覧と使い方

該当件数 : 1288



例文

This power source-off circuit 4 is constituted so as to output synchronizing signals HS, VS, DE which become signals identical to the synchronizing signals H, V, D before the off signal is inputted to the circuit and become fixed signals after the off signal is inputted to the circuit.例文帳に追加

この電源オフ回路4は、オフ信号の入力前は同期信号H・V・Dと同一信号となりかつオフ信号の入力後は固定信号となる同期信号HS・VS・DEを出力するように構成する。 - 特許庁

In the charge injections, a positive voltage Vd is applied to the drain region 8d with the reference of the voltage Vs of the source region 8s and the voltage Vg of a polarity, according to a charge to be injected, is applied to the gate electrode 4.例文帳に追加

これらの電荷の注入時に、ソース領域8sの電圧Vsを基準にドレイン領域8dに正の電圧Vdを印加し、注入しようとする電荷に応じた極性の電圧Vgをゲート電極4に印加する。 - 特許庁

The piston side clearance gradually changing part 20J sets the piston side step height part Kp as a starting point Vs, and sets a position of the predetermined distance L3 toward the top surface opposite side end part 20Bt of the piston 20 from the piston side step height part Kp as a final point Vf.例文帳に追加

ピストン側クリアランス徐変部20Jは、ピストン側段差部Kpを起点Vsとし、ピストン側段差部Kpからピストン20の頂面反対側端部20Btへ向かって所定の距離L3の位置を終点Vfとする。 - 特許庁

A sensor output Vs generated between a connection point of a reference element Rr and a sensor element Rs, and a connection point of a resistor R1 and a resistor R2 of the gas sensor 2 is amplified at a differential amplifier A1, and is supplied to a control part 1.例文帳に追加

ガスセンサ2のレファ素子Rr及びセンサ素子Rsの接続点と、抵抗R1及び抵抗R2の接続点との間に発生するセンサ出力Vsを差動増幅器A1で増幅し、制御部1に供給する。 - 特許庁

例文

An analysis method is provided for an X-ray locking curve obtainable from a single crystal for detecting a work-affected layer, namely, the method is provided for evaluating the work-affected layer based on a ratio of a skirt-part strength vs peak intensity.例文帳に追加

単結晶の加工変質層を検出するための単結晶から得られるX線ロッキングカーブの解析方法であって、ピーク強度に対する裾部分の強度の比率に基づいて前記加工変質層を評価する方法である。 - 特許庁


例文

The control circuit 200 starts counting in response to the zero crossing of the output voltage of the AC power source VS, and performs ON/OFF control over self arc-extinguishing elements S1 to S4 of the MERS 100 according to the count value.例文帳に追加

制御回路200は、交流電源VSの出力電圧がゼロ交差したことに応答してカウントを開始し、このカウント値に基づいてMERS100の自己消弧型素子S1乃至S4のオン・オフを制御する。 - 特許庁

To solve the problem that a broad dynamic range of an output voltage for the broad luminance of a photoelectric conversion device cannot be obtained, because the output voltage per luminance becomes several mVs for a weak light intensity and several Vs for a strong light intensity.例文帳に追加

光電変換装置において、広い照度に対して出力電圧を得ようとすると、照度あたりの出力電圧は、微弱光では数mV、強光では数Vとなり、出力電圧のダイナミックレンジを広くとれない。 - 特許庁

The heat resistor is energized by a periodic on-off driving and a voltage Vs to be a sensor output is calculated based on a temperature difference output Vb which is a detection signal of a temperature difference between the paired thermometric resistors.例文帳に追加

発熱抵抗体への通電を周期的なオンオフの駆動により行い、1対の測温抵抗体相互間の温度差の検出信号である温度差出力Vbに基づいてセンサ出力となる電圧Vsを算出する。 - 特許庁

To provide a TFT, in which gate-voltage vs. drain-current characteristics degradation caused by localized self-heating or hot carriers is prevented, and an active matrix substrate and an optoelectronic apparatus using the TFT.例文帳に追加

局部的な自己発熱やホットキャリアに起因するゲート電圧−ドレイン電流特性の劣化を防止することができるTFTおよびこのTFTを用いて構成したアクティブマトリクス基板並びに電気光学装置を提供することにある。 - 特許庁

例文

A program data latch circuit PDL supplies either of a write-in bit line potential VS corresponding to multi value data to be written in accordance with a level of a node NN3 and a write blocking potential to a bit line BL in write operation.例文帳に追加

プログラムデータラッチ回路PDLは、書込動作において、ノードNN3のレベルに応じて、書込まれるべき多値データに対応する書込ビット線電位VSと書込阻止電位とのいずれか一方を、ビット線BLに供給する。 - 特許庁

例文

A pulse generating circuit 8 generates a trigger pulse Pt to wake up the CPU 6 when the voltage level of a detection signal Vd from the wireless communication unit 2 reaches the level of a threshold voltage Vs from a voltage generating circuit 10 or higher.例文帳に追加

パルス発生回路8は、無線通信ユニット2からの検波信号Vdの電圧レベルが電圧生成回路10からのしきい値電圧Vsのレベル以上となったときにトリガパルスPtを発生してCPU6をウェークアップさせる。 - 特許庁

Positive and negative trigger circuits 2 and 3 generate trigger signals when a reference voltage Vs set by variable resistor VR becomes higher or lower by a certain voltage VT, than the charge voltage Va of the capacitor C1.例文帳に追加

正、負のトリガ回路2、3は、可変抵抗VRにより設定される基準電圧VsがコンデンサC1の充電電圧Vaより一定電圧VTだけ高くなった場合、或いは低くなった場合トリガ信号を発生する。 - 特許庁

When LVS (Layout VS Schematic) is implemented using the net list, it is made possible to verify whether or not the layout of the elements connected in series or parallel is designed as specified by the circuit diagram.例文帳に追加

これらのネットリストを用いてLVS(Layout VS Schematic)を実行すると、直列または並列接続された素子構成が回路図通りレイアウト設計されているか否かを検証することが可能となる。 - 特許庁

A charging driver 50 receives the error voltage Verr from the error amplifier 52 to charge the battery 110 by supplying the charging current Ichg so that the detection voltage Vs coincides with the reference voltage Vref by feedback.例文帳に追加

充電ドライバ50は、誤差増幅器52からの誤差電圧Verrを受け、フィードバックにより検出電圧Vsが基準電圧Vrefと一致するように電池110に充電電流Ichgを供給して充電する。 - 特許庁

A detecting circuit 32 detects the envelope of the transmit signal outputted from the power amplifier of the transmitter to an antenna side and its detection voltage Vs is outputted to a CPU through a buffer 34 and also inputted to a peak holding circuit 36.例文帳に追加

送信機のパワーアンプからアンテナ側に出力される送信信号を検波回路32で包絡線検波し、その検波電圧Vsを、バッファ34を介してCPUに出力すると共に、ピークホールド回路36に入力する。 - 特許庁

The video ID signal detection device 102 detects a video ID signal VID from a video signal VS and outputs the detected video ID signal VID to the pulldown information correction device 103 through an output terminal 309.例文帳に追加

ビデオID信号検出装置102は、映像信号VSよりビデオID信号VIDを検出し、検出したビデオID信号VIDを出力端子309を介してプルダウン情報補正装置103へ出力する。 - 特許庁

Together with this charge, a source line of a cell of a block which is made unselected, a p type well P, and an n type well are charged to the second voltage Vs between a grounding potential VSS and a first voltage Vb by a voltage generation circuit 10.例文帳に追加

この充電とともに、電圧発生回路10により、非選択とされたブロックのセルのソース線、p型ウェルP、n型ウェルを、接地電位VSSと第1の電圧Vbとの間の第2の電圧Vsに充電する。 - 特許庁

Moreover, at the end of the sustenance period, after a sustaining pulse VS having a positive polarity is applied to the X electrode, a write voltage VW2 having a negative polarity is applied to the Y electrode and also a voltage VaE having a positive polarity is applied to an address electrode.例文帳に追加

また、サステン期間の終了時に、X電極に正極性のサステンパルスVs を印加した後、Y電極に負極性の書き込み電圧Vw2を印加するとともに、アドレス電極に正極性の電圧VaEを印加する。 - 特許庁

A surge voltage detector circuit 41a compares a drain voltage of an FET 34 supplied to an FET 34 of the switching element from a smoothing capacitor 10b with a specified value voltage VS and supplies a compared result to a switching control circuit 32.例文帳に追加

サージ電圧検出回路41aは平滑コンデンサ10bからスイッチング素子のFET34に供給されるFET34のドレイン電圧と、規定値電圧VSとを比較し、比較結果をスイッチング制卸回路32に提供する。 - 特許庁

The IV amplifiers IVA to IVD include operational amplifiers AmpA to AmpD and the plus input terminal are connected to supply points of reference voltage Vs via an input resistance Rs common to the IV amplifiers IVA to IVD.例文帳に追加

IVアンプIVA〜IVDは演算増幅器AmpA〜AmpDを備えており、その正入力端子は、IVアンプIVA〜IVDに共通の入力抵抗Rsを介して基準電圧Vsの供給箇所に接続されている。 - 特許庁

The deflection vs. load curve of the disc spring 4 should include a flat region in which the spring load is approx. constant, and the spring 4 is interposed between a sleeve 1 and flange 3b1 with a deflection amount lying within the flat region.例文帳に追加

皿ばね4は、そのたわみ量−ばね荷重曲線において、荷重がほぼ一定となるフラット領域を有するものとし、かつフラット領域内のたわみ量でスリーブ1と外輪3bのフランジ部3b1との間に介装する。 - 特許庁

The controller 60, if the temperature of the DC/DC converter 30 is higher than a determination value for determining a high temperature state, controls for suppressing a difference between a stack side voltage Vs and a secondary battery side voltage Vb.例文帳に追加

コントローラ60は、DC/DCコンバータ30の温度が高温状態を判定するための判定値よりも高い場合、スタック側電圧Vsと、二次電池側電圧Vbとの差が小さくなるような抑制制御を行う。 - 特許庁

When starting or disconnecting a power source when the output voltage Vout is less than the decision threshold voltage, the switching voltage Vs, based on a constant voltage Vc to be generated by using the power supply voltage VBAT, is output from the voltage switching circuit 18.例文帳に追加

出力電圧Voutが判定しきい値電圧未満である電源起動時や電源遮断時には、電源電圧VBATを用いて生成される定電圧Vcに基づく切換電圧Vsが電圧切換回路18から出力される。 - 特許庁

Then, when the output voltage Vout reaches the set voltage Vt, the voltage Vs becomes lower than the voltage Vr, and the soft start circuit controls the duty period of the output transistor 13 by comparing the voltage Vr with the reference voltage Vref.例文帳に追加

そして、出力電圧Voutが設定電圧Vtに到達すると、電圧Vsは電圧Vrより低くなり、電圧Vrと基準電圧Vrefとを比較して出力トランジスタ13のデューティ期間を制御する。 - 特許庁

In the discharge sustain period PS, a Y electrode line and an X electrode line are applied with a sustain pulse with a 2nd level voltage Vs based upon a 1st level voltage V_G in a Y applied potential period and an X applied potential period.例文帳に追加

放電維持周期PSで、Y電極ラインとX電極ラインそれぞれに第1レベル電圧V_Gを基準として第2レベル電圧V_Sの維持パルスがY印加電位周期とX印加電位周期とで印加される。 - 特許庁

Because the sensing output of the sensor coil 5 varies in compliance with its mating area with the moving piece 3, it is possible to generate a sensing signal Vs varying continuously with respect to the rotational angle for each shift position of an AT(automatic transmission).例文帳に追加

センサコイル5の検出出力は可動片3との対面面積に応じて変化するから、ATの各シフトポジションに対応する回転角に対して連続的に変化する検出信号Vsが得られることになる。 - 特許庁

To provide a high-tensile-strength cold-rolled steel sheet which satisfies the relationship: a tensile strength×elongation18,000MPa×%, has a limit diffusible hydrogen amount of at least 0.5 ppm after application of a prestrain of 8%, and is excellent in a strength vs. elongation balance and hydrogen cracking resistance.例文帳に追加

引張強さ×伸び≧18000MPa・%で、かつ予歪み:8%付与後の限界拡散性水素量が 0.5 ppm以上を満足する強度−伸びバランスおよび耐水素割れ特性に優れた高張力冷延鋼板を提供する。 - 特許庁

The detected voltage Vs at the common output end of the LDO regulator 20 and the DC/DC converter 30 is entered into a feedback input terminal FBIN, and is fed back to the LDO regulator 20 and the DC/DC converter 30.例文帳に追加

LDOレギュレータ20とDC/DCコンバータ30の共通の出力端における検出電圧Vsは、帰還入力端子FBINに入力され、LDOレギュレータ20とDC/DCコンバータ30に帰還する。 - 特許庁

The threshold values Vs for charging and for discharging are respectively computed based on a reference value set according to the current of the electric storage device and temperature and a correction value set according to the remaining capacity of the electric storage device and its current.例文帳に追加

充電時と放電時の閾値Vsは、それぞれ蓄電デバイスの電流と温度に応じて設定される基準値と蓄電デバイスの残存容量と電流とに応じて設定される補正値とに基づいて演算される。 - 特許庁

The projection display apparatus includes: a light source part 30; a light modulation part 40 for modulating the light emitted from the light source part 30 based on an image signal VS; and a projecting part 23 for projecting the light modulated by the light modulation part 40.例文帳に追加

光源部30と、当該光源部30から放射された光を画像信号VSに基づいて変調する光変調部40と、当該光変調部40により変調された光を投写する投写部23とを有する。 - 特許庁

Moreover, according to a setting by a user, a style setting data SS(DBi) for specifying style data DCk(k=1-m) to be simultaneously reproduced and tone setting data VS(DBi) for setting a manual timber are stored according to the song data.例文帳に追加

また、ユーザ設定により、ソングデータDAiに対応して、同時再生すべきスタイルデータDCk(k=1〜m)を指示するスタイル設定データSS(DBi)や、マニュアル音色を設定するための音色設定データVS(DBi)を記憶しておく。 - 特許庁

Monitor voltage (Vs) reflecting threshold voltage of a wordline decode/drive transistor which operates in response to the control voltage using a monitor MOS transistor having the same threshold voltage characteristic as that of the wordline decode/drive transistor (20) is formed.例文帳に追加

ワード線デコード/ドライブトランジスタ(20)としきい値電圧特性が同一のモニタ用MOSトランジスタを用い、制御電圧に応答して動作するワード線デコード/ドライブトランジスタのしきい値電圧を反映したモニタ電圧(Vs)を生成する。 - 特許庁

A pulse modulator 20 generates a first pulse signal S1 whose duty ratio is controlled so that a detection voltage Vs, which indicates an electrical state of an LED string 10 to be driven, becomes equal to a predetermined reference voltage Vref.例文帳に追加

パルス変調器20は、駆動対象のLEDストリング10の電気的状態を示す検出電圧Vsが所定の基準電圧Vrefと一致するように、そのデューティ比が調節される第1パルス信号S1を生成する。 - 特許庁

It is desirable to set a voltage value Vmax which is to be impressed to the pulse at the instant following the starting of the rising of the pulse to be equal to or higher than the discharge starting voltage of a discharge cell at its absolute value and to be higher than 'a normal sustaining voltage' Vs by ≥50V.例文帳に追加

立ち上がりの開始直後に印加される電圧値Vmaxは、絶対値において放電セルの放電開始電圧以上で、「通常の維持電圧」Vsよりも絶対値において50V以上高く設定することが好ましい。 - 特許庁

After a setup value is established by a predetermined operation, when the speed of closing the door detected by the sensor VS is lower than a predetermined threshold (when the door is closed slowly), the established setup value is validated.例文帳に追加

所定の操作により設定値が確定された後において、センサVSにより検出された扉を閉めるときの速度が予め定められた閾値より小さいとき(扉がゆっくりと閉められたとき)、確定された設定値を有効にする。 - 特許庁

The value of the degree of guide vane opening calculated from a static head signal 13 and a static head vs guide vane opening function 14 is from zero added to the output of a PID computing part 11 in the time setting identical to the speed increasing rate conforming to the start signal.例文帳に追加

PID演算部11の出力に、静落差信号13と静落差対ガイドベーン開度関数14により算出したガイドベーン開度値を、起動信号により昇速レートと同一時間の設定でゼロから加算する。 - 特許庁

The power fluctuation suppressing device is connected to a load circuit 11 operative, based on the input of an activating signal AC11, to suppress an output current Io from a power source Vs, based on the operation of the load circuit 11.例文帳に追加

電源変動抑制装置は、活性化信号AC11の入力に基づいて動作する負荷回路11に接続されて、該負荷回路11の動作に基づく電源Vsの出力電流Ioの変動を抑制する。 - 特許庁

An error amplifier EA10 into which a soft start voltage Vss, a reference voltage Vref and a feedback voltage Vadj are input switches a gain according to an output of a comparator 8 that compares between the soft start voltage Vss and the reference voltage Vs.例文帳に追加

ソフトスタート電圧Vssと基準電圧Vrefと帰還電圧Vadjを入力とするエラーアンプEA10は、ソフトスタート電圧Vssと基準電圧Vsとを比較するコンパレータ8の出力に応じてゲインを切替える。 - 特許庁

During the inspection of display quality conducted in a liquid crystal panel step, deviation between analog switch timing control signals and video signals VS is detected and the circuit 40 is set so that both signals are matched with each other.例文帳に追加

そして、液晶パネルの段階で行われる表示品位の検査の際に、アナログスイッチタイミング制御信号TCSとビデオ信号VSとのタイミングのずれを検出して、両信号が一致するようにタイミング設定回路40を設定する。 - 特許庁

Further, the CPU detects a vehicle body deceleration DVS by differentiating the vehicle body speed VS of the vehicle and detects (operates) a vehicle body deceleration differential value ΔDVS by differentiating the vehicle body deceleration DVS.例文帳に追加

そして、CPUは、車両の車体速度VSを微分することにより車体減速度DVSを検出(演算)し、この車体減速度DVSを微分することにより車体減速度微分値ΔDVSを検出(演算)する。 - 特許庁

An AC voltage is loaded on the measuring electrode 1a from an AC electric source Vs and by measuring electric current passing through the measuring electrodes 1b, impedance between both measuring electrodes 1a and 1b is calculated in an operation part 6.例文帳に追加

測定電極1aには交流電源Vsから交流電圧が印加され、測定電極1bに流れる電流を測定することにより、両測定電極1a,1bの間のインピーダンスが演算部6で求められる。 - 特許庁

An organic waste with a high nitrogen content and an activated carbon obtained under a reducing atmosphere are mixed by 1 vs. 1 and a zymogeneous microorganism to produce nitric acid by decomposing ammonia is further mixed in this method.例文帳に追加

高含窒素有機性廃棄物と、還元的雰囲気下で得られた活性炭とを1対1で混合するとともに、アンモニアを分解して硝酸を得る発酵菌とを混合する高含窒素有機性廃棄物の堆肥化方法。 - 特許庁

A constant voltage source 7 for applying voltage Vs is connected to the source of the FET 2, and a variable voltage generator 9 for switching the FET 2 to on or to the vicinity of pinch-off is also connected to the gate of the FET 2.例文帳に追加

また、FET2のソースには電圧Vsを印加する定電圧源7を接続すると共に、FET2のゲートにはFET2をオン状態とピンチオフ近傍の状態とに切換える可変電圧発生器9を接続する。 - 特許庁

The operating current I during the normal operation of the light emitting element is set in a range of I1 and I2, and the reference voltage Vs for determining the paper sheet to the output voltage V of the light receiving element is set in a range of V1 and V2.例文帳に追加

そして、発光素子の通常動作時の動作電流IをI1,I2の範囲内に設定し、かつ受光素子の出力電圧Vに対する用紙判定用の基準電圧VsをV1,V2の範囲内に設定する。 - 特許庁

When output voltage Vs from a load sensor 15 is not output or shows a releasing characteristic in Step S31, the system moves to Step S37 so as to determine whether or not drive current A of the motor 11 shows characteristic for operation.例文帳に追加

ステップS31において荷重センサ15からの出力電圧Vsが出力されない場合、あるいは解除特性の場合には、ステップS37に進んでモータ11の駆動電流Aが作動時の特性かどうかを判断する。 - 特許庁

In the thus constructed circuit, voltage is supplied to the current sensor 21 and the A/D converter 23 from the same power supply circuit 33, whereby even if the voltage Vs of the power supply circuit varies, the A/D converted value is not influenced by such variation.例文帳に追加

このような構成において、電流センサ21とA/Dコンバータ23に同一電源回路33から電圧が供給され、これにより、電源回路の電圧Vsが変動してもA/D変換値が影響を受けない。 - 特許庁

4 Vice Finance Minister Zhu Guangyao criticized by saying, "United States of America seems unaware of the responsibility of a nation issuing a major reserve currency to stabilize the international capital markets". Additionally, the state media of Beijing reported that they called on the leaders attending G20 meeting that "An international currency framework should be built to limit irresponsible issuance of large quantity of dollar by the United States". (Sankei Shimbun, web edition, "Up-value demand for Yuan" vs. "monetary easing criticism" G20, "Remaining source of trouble from heating up conflict between the United States of America and China", November 11, 2010例文帳に追加

4 財務省の朱光耀次官は、「主要な準備通貨の発行国が国際資本市場を安定させる責任を負っていることを米国は気付いていないようだ」と批判、さらに、共産党機関紙「人民日報」は、G20 に参加する首脳に「米国の無責任なドル大量発行を制限する国際通貨枠組みを構築すべきだ」と呼びかけたと報じた(産経新聞ウェブ版「「元切り上げ要求」VS「金融緩和批判」 G20、米中対立激化で禍根」2010 年11 月11日)。 - 経済産業省

A charging voltage Vr of the capacitor C1 measured, immediately after the main relay 5, is kept in the conducing status (e.g., after the elapse of 100 ms) and voltage Vs is estimated, when the high rate battery 2 is stabilized, based on the voltage Vr and the period Ton.例文帳に追加

また、メインリレー5を導通状態とした直後(例えば、100m秒経過後)のコンデンサC1の充電電圧Vrを測定し、この電圧Vrと時間Tonとに基づいて強電バッテリ2が安定したときの電圧Vsを推定する。 - 特許庁

Thus, the reception circuit can receive a source signal Vs in a normal state because a time delay between the transistors Q11 and Q12 is decreased and a difference between a leading time and a trailing time of an output V2 can be decreased.例文帳に追加

よって、トランジスタQ11とトランジスタQ12との間の時間遅れが小さくなり、且つ出力V2の立上がり時と立下り時の時間の差を小さくすることが可能となるため、源信号Vsを正常な状態で受信することができる。 - 特許庁

例文

Besides, as for an actual toner quantity measurement, the image carrier 2 is irradiated with the irradiating light, and also, the influence of the dark output voltage is eliminated by subtracting the dark output voltage from the output voltages Vp and Vs outputted from the reflected light quantity detection unit 7.例文帳に追加

また、実際のトナー量測定では、照射光を像担持体2に照射するとともに、反射光量検出ユニット7からの出力電圧Vp,Vsから暗出力電圧を差し引いて暗出力電圧の影響を排除している。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
  
Copyright Ministry of Economy, Trade and Industry. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS