| 例文 |
sel-2の部分一致の例文一覧と使い方
該当件数 : 22件
The method first generates a 2 bit gray selector (Gray Sel).例文帳に追加
最初に、2ビットのグレイセレクタ(GraySel)を生成する。 - 特許庁
Switch control of bidirectional buffers 15 and 16 necessary for accessing to writing (DMA transfer by the network processing part) and reading of an execution program in downloading the program is performed by SEL 1 and SEL 2 signals of a memory selection part 123.例文帳に追加
プログラムのダウンロード時の書込(ネットワーク処理部によるDMA転送)と実行プログラムの読出のアクセスに必要な双方向バッファ15,16の切替制御をメモリ選択部123のSEL1,SEL2信号によって行う。 - 特許庁
This storage device sharing system 1 is provided with a single storage device 2 (for example, hard disk drive), a plurality of hosts 3 and a SEL/arbitration part 4 for arbitrating access from the hosts 3 to the storage device 2.例文帳に追加
記憶装置共有システム1は、単数の記憶装置2(例えば、ハードディスクドライブ)と、複数のホスト3と、記憶装置2に対するホスト3のアクセスを調停するSEL/調停部4とを備える。 - 特許庁
An allocation control circuit 3 stores the memory size that the CPUs 1, 2 require for each task, and controls selectors SEL 1, 2, 3, 4 and multiplexers MUX 1, 2 in accordance with the tasks performed, thereby allocating the memory of the memory size needed to the CPUs 1, 2.例文帳に追加
割当制御回路3は、タスク毎にCPU1、2が必要とするメモリサイズを記憶しており、行われるタスクに応じてセレクタSEL1、2、3、4及びマルチプレクサMUX1、2を制御することにより、CPU1、2の夫々に必要なメモリサイズ分のメモリを割り当てる。 - 特許庁
This 2 bit selector is then processed in a second stage to produce a binary Sel decision which minimizes the compression noise evident in the reconstructed image.例文帳に追加
この2ビットのセレクタは、次に、第2ステージで処理されて、再構成された画像において明らかな圧縮ノイズを最小にするバイナリのSel決定が生成される。 - 特許庁
The nonvolatile semiconductor memory device according to an embodiment includes: a memory cell MC-sel that consists of a variable resistive element VR and a capacitor CP which are connected in series between first and second conductive wires WL1 and BL1; and control circuits 2 and 3 which apply the first or second voltage pulse to the memory cell MC-sel.例文帳に追加
実施形態に係わる不揮発性半導体記憶装置は、第1及び第2の導電線WL1,BL1間に直列接続される可変抵抗素子VR及びキャパシタCPから構成されるメモリセルMC−selと、メモリセルMC−selに第1又は第2の電圧パルスを印加する制御回路2,3とを備える。 - 特許庁
Keys KEY 7-KEY 12 are validated while the selection instruction SEL is "P2", and the control part 2 can determine which of the keys KEY 7-KEY 12 is inputted.例文帳に追加
また、選択指令SELが「P2」である期間においては、キーKEY7〜KEY12が有効となり、制御部2は、キーKEY7〜KEY12のうちいずれのキーが入力されたかを判定できる。 - 特許庁
The keys KEY 1-KEY 6 are validated while a selection instruction SEL is "Pl", and a control part 2 can determine which one of the keys KEY 1-KEY 6 is inputted.例文帳に追加
選択指令SELが「P1」である期間においては、キーKEY1〜KEY6が有効となり、制御部2は、キーKEY1〜KEY6のうちいずれのキーが入力されたかを判定できる。 - 特許庁
The precharge data controller 65 decides the gradation value of RGB, reads the precharge current data corresponding to the gradation value using a look-up table 66, receives the input of vertical/horizontal synchronization signals and a clock signal, and controls the precharge drive section 62, by using the control signals SEL 1 and SEL 2 corresponding to the precharge current data.例文帳に追加
予備充電データ制御部65は、RGBの階調値を判断し、その階調値に対応する予備充電電流データをルックアップ・テーブル66で読み取り、垂直/水平同期信号とクロック信号の入力を受けて、予備充電電流データに対応する制御信号SEL1、SEL2を使用して予備充電駆動部62を制御する。 - 特許庁
Based on the clock pulse inputted from the oscillator circuit 3, the controller 2 generates a driving clock pulse of a frequency according to the process speed data SEL inputted from a CPU 5 and supplies it to the CCD 26.例文帳に追加
コントローラ2は、発振回路3から入力された基準クロックパルスに基づいて、CPU5から入力されたプロセス速度データSELに応じた周波数の駆動クロックパルスを作成してCCD26に供給する。 - 特許庁
A phase shifting circuit 10 outputs a vertical synchronizing signal V2 as a vertical synchronizing signal V22 when a field determination signal SEL shows a high level, and outputs the vertical synchronizing signal V22 obtained by shifting the phase of the vertical synchronizing signal V2 for a half period of the read clock signal RCK 2 when the field determination signal SEL shows a low level.例文帳に追加
位相シフト回路10は、フィールド判定信号SELがハイレベルを示すときには垂直同期信号V2を垂直同期信号V22として出力し、フィールド判定信号SELがローレベルを示すときには垂直同期信号V2の位相を読み出しクロック信号RCK2の半周期分シフトすることにより得られる垂直同期信号V22を出力する。 - 特許庁
Then, when a lighting signal XDATA 2 is made active (L), a select signal SEL 2 is made H after a time T3, and then, an output voltage V1 of a current-to-voltage conversion circuit 12-1 becomes low, and after a time T4, a sample hold signal SH2 is made L.例文帳に追加
次いで点灯信号XDATA2をアクティブ(L)にし、次いで時間T3が経過するとセレクト信号SEL2をHにし、次いで電流−電圧変換回路12−1の出力電圧V1がローになり、次いで時間T4が経過するとサンプルホールド信号SH2をLにする。 - 特許庁
To the first image data DT1, the second image data DT2 and the selection data SEL separated by the attribute separating section 1, conversion processing optimal for each of the image data is applied by an image converting section 2, and these data are efficiently stored in a storage section 3.例文帳に追加
属性分離部1で分離された第1画像データDT1、第2画像データDT2、選択データSELは、画像変換部2でそれぞれの画像データに最適な変換処理が施され、記憶部3に効率よく格納される。 - 特許庁
The method used here to generate the 2 bit Gray Sel applies a set of prioritized rules over a small 3×3 window that is well suited for segmenting synthetic PDL-generated images that are typically free of scanner noise.例文帳に追加
用いられる2ビットのGraySelを生成する方法は、スキャナノイズがないことが普通である、合成PDLにより生成された画像に良く合った小さな3×3ピクセルウィンドウについて、一組の優先された法則を適用する。 - 特許庁
Since a voltage level of an output voltage variable terminal TRM 123 of a DC-DC converter 2 of each power supply unit can be set by a state of a supply voltage changeover terminal SEL 103, a supply voltage from an output terminal OUT 102 can be changed over.例文帳に追加
電源ユニットは、電源電圧切替端子SEL103の状態によって、DC−DCコンバータ2の出力電圧可変端子TRM123の電圧レベルを設定することができるので、出力端子OUT102からの電源電圧を切り替えることができる。 - 特許庁
When the clock permission signal CKE is given, the clock control part 30 supplies the bus clock BCK, as an internal clock CLK, to a bus interface part 10 and an interrupt outputting part 40 independently of a selection signal SEL to the slave block 2.例文帳に追加
クロック制御部30は、クロック許可信号CKEが与えられると、このスレーブブロック2に対する選択信号SELに拘らず、バスクロックBCKを内部クロックCLKとしてバスインタフェース部10と割込出力部40に供給する。 - 特許庁
When a stop signal STOP is inputted to the circuits 2 and 3, the control circuit 3 generates a voltage control signal SEL that decides an output voltage VREG of the regulator 1 and an output control signal AMPEN that controls an output clock OUT1 of the circuit 2 according to the level of the stop signal STOP an output signal OUT2 from the circuit 2.例文帳に追加
停止信号STOPが発振回路2と制御回路3に入力されると、停止信号STOPのレベルと発振回路2から出力信号OUT2により、制御回路3は、レギュレータ1の出力電圧VREGを決定する電圧制御信号SELと、発振回路2の出力クロックOUT1を制御する出力制御信号AMPENを生成する。 - 特許庁
As a method for matching the phases of the cells of a 0 system and 1 system received by the device 2, the same kind of an effect can be obtained even through the cells are transmitted to the SEL 1 by collating the whole bits of the cells to decide whether or not to be the same cell.例文帳に追加
尚、受信側装置2で受信した0系、1系のセルの位相を整合させる方法として、セルの全ビットに対して照合をおこなって、同一セルかどうかの判定を行うことにより、SEL1にセルを送出しても、同様の効果を得ることができる。 - 特許庁
This optical receiving circuit has an avalanche photodiode(APD) 1, an AGC amplifying circuit 2, a peak detecting circuit(DET) 3, a differential amplifier circuit 4, a discriminating circuit 5, a clock extracting circuit 6, an edge detection type phase comparing circuit 7, a selecting circuit(SEL) 8, and a DC/DC converter 9.例文帳に追加
本発明に係る光受信回路は、アバランシェフォトダイオード(APD)1と、AGC増幅回路2と、ピーク検波回路(DET)3と、差動増幅回路4と、識別回路5と、クロック抽出回路6と、エッジ検出型位相比較回路7と、選択回路(SEL)8と、DC/DCコンバータ9と、を有して構成される。 - 特許庁
Even though a SEL 1 switches the systems, the operational system can be switched to the nonoperational system without short break without disconnecting communication by such a manner that a receiving side device 2 absorbs the difference of the arrival time of a cell (information unit of ATM network) which is generated due to the difference of a transmission path length between the operational and nonoperational system.例文帳に追加
運用系と非運用系の伝送路長の差により生じるセル(ATM網の情報単位)の到着時間の差を受信側装置2で吸収することにより、SEL1で系の切り替えを行ったとしても、運用系から非運用系への切り替えを通信を遮断することなく、無瞬断で行うことができる。 - 特許庁
| 例文 |
| Copyright © Japan Patent office. All Rights Reserved. |
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|