Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「error detection/correction」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「error detection/correction」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > error detection/correctionに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

error detection/correctionの部分一致の例文一覧と使い方

該当件数 : 59



例文

When errors in each operation mode of erasing and writing data in a flash memory 9 are in a range in which errors can be corrected by the error detection/correction unit 7 conforming to some decided algorithm, the error discriminating section 81 permits the error, and functions so that it is regarded that normal erasure or write-in is performed.例文帳に追加

エラー判定部81は、フラッシュメモリ9におけるデータの消去、書き込みの各動作モードでのエラーが、ある決められたアルゴリズムに従ってエラー検出・訂正ユニット7で訂正できる範囲に収まっていれば、そのエラーを許可し、正常な消去または書き込みがなされたとみなされるよう作用する。 - 特許庁

In a CAS cycle, one fourth number of signals are selected for error correcting by inputting an error detection-correction circuit 40 depending on column predecode signal AY <3:0>, and are output to a read output bus DO <127:0> via a second latch 60.例文帳に追加

CASサイクルでは、カラムプリデコード信号AY<3:0>に応じて、1/4の本数の信号が選択され、誤り検出・訂正回路40に入力されて誤り訂正が行われ、2ndラッチ60を介してリード出力バスDO<127:0>に出力される。 - 特許庁

To solve the problem that, when an error detection correction circuit reads data from an ECC block memory to detect and correct an error, the correction efficiency of the circuit is deteriorated if a past synchronization signal detection result or BIS data remains without being overwritten by new demodulation data in the ECF block memory.例文帳に追加

誤り検出訂正回路がECCブロックメモリからデータを読み出して誤り検出訂正処理する場合、ECCブロックメモリに過去の同期信号の検出結果やBISデータが新しい復調データで上書きされずに残っていると、訂正能力を落としてしまう。 - 特許庁

The memory controller can interface with the outside according to a predetermined protocol and the memory controller performs error detection/correction for the stored information at predetermined intervals of time as well as reading the stored information to the outside at an external access request.例文帳に追加

メモリコントローラは、所定のプロトコルに従って外部とインタフェース可能であり、メモリコントローラは、外部からのアクセス要求に従って記憶情報を外部に読み出すのとは別に、記憶情報のエラー検出・訂正を所定時間毎に行う。 - 特許庁

例文

A MPU(micro-processor unit) 2 controls a card interface unit 4 reading a program of a ROM 3 and exchanging data with a host, a SRAM interface and data transfer control unit 5, an error detection/correction unit 7, and a flash memory control unit 8.例文帳に追加

MPU2はROM3のプログラムを読んでホストとデータのやり取りをするカードインターフェイスユニット4、SRAMインターフェイス兼データ転送制御ユニット5、エラー検出・訂正ユニット7、フラッシュメモリ制御ユニット8を制御する。 - 特許庁


例文

To provide a polarized wave dispersion compensation device for reducing the manufacture cost by utilizing the fact that the majority of digital optical transmission systems applies an error detection/correction method so as to increase the transmission speed and a transmission distance supplied by an optical fiber.例文帳に追加

光ファイバーによって与えられる伝送速度および伝送距離を増加するために、デジタル光伝送システムの大半がエラー検出/訂正方法を適用していることを利用して、製造コストを低減した偏波分散補償装置を提供する。 - 特許庁

When the error correction of an information block just before or after a synchronizing signal by an error detection/correction circuit 22 is impossible even if the synchronizing signal in a reproducing signal is normally reproduced, a SYNC signal control circuit 23 performs write control so that all synchronizing signals Sync stored in an ECC block memory 21 are regarded as errors.例文帳に追加

SYNC信号制御回路23は、再生信号中の同期信号が正常に再生された場合でも、誤り検出訂正回路22により同期信号の直前又は直後の情報ブロックの誤り訂正が不能であるときには、ECCブロックメモリ21上の同期信号Syncをすべて誤りとするように書込み制御を行う。 - 特許庁

When the transfer is normally completed, a CPU 10 applies error detection/correction processing to a main program 112 with a 2nd error inspection code 115 by performing the bootstrap program 111 stored in the 2nd storage device 12 and transfers the processed main program 112 to a 3rd storage device 13 so as to branch to the main program 112 stored in the 3rd storage device 13.例文帳に追加

転送が正常に完了した場合、CPU10は、第2の記憶装置12上のブートストラッププログラム111を実行することにより、第2の誤り検査符号115付きのメインプログラム112に誤り検出/訂正処理を施して第3の記憶装置13に転送し、第3の記憶装置13上のメインプログラム112に分岐する。 - 特許庁

例文

When transfer is normally completed, a CPU 10 executes the bootstrap program 111 on the second storage device 12 to perform error detection/correction processing to a main program 112 with a second error inspection code 115, transfers the main program 112 to a third storage device 13 , and runs the main program 112 on the third storage device 13.例文帳に追加

転送が正常に完了した場合、CPU10は、第2の記憶装置12上のブートストラッププログラム111を実行することにより、第2の誤り検査符号115付きのメインプログラム112に誤り検出/訂正処理を施して第3の記憶装置13に転送し、第3の記憶装置13上のメインプログラム112に分岐する。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2025 GRAS Group, Inc.RSS