例文 (7件) |
estimation and verificationの部分一致の例文一覧と使い方
該当件数 : 7件
Techniques for estimating verification loads include a verification load estimation technique for the design of a logic circuit; a verification load estimation technique for the verification items of the logic circuit; a re-estimation technique for re-estimating the verification loads based on verification results; and a scheduler that distributes the arithmetic processing units according to the verification loads and the verification time.例文帳に追加
論理回路の設計に対する検証負荷見積り手法と、論理回路の検証項目に対する検証負荷見積り手法と、検証結果による検証負荷の再見積り見積り手法と、検証負荷および検証時間による演算処理装置の配分を行うスケジューラと、による構成。 - 特許庁
The method comprises: a verification load estimation method with respect to a design of a logical circuit; a verification load estimation method with respect to verification items of the logical circuit; a re-estimating method of the verification load according to the verification result; and a scheduler for distributing an operation processor according to the verification load.例文帳に追加
論理回路の設計に対する検証負荷見積り手法と、論理回路の検証項目に対する検証負荷見積り手法と、検証結果による検証負荷の再見積り見積り手法と、 検証負荷による演算処理装置の配分を行うスケジューラと、による構成。 - 特許庁
To solve a problem in which a quality estimation error becomes large owing to differences in conversation style among a "lecture", a "meeting", a "free conversation", and "data verification".例文帳に追加
「講義」、「会議」、「自由会話」、「データ照合」などの会話形式の違いにより、品質推定誤差が大きくなる。 - 特許庁
To provide a wireless receiving apparatus and an antenna verification method capable of correctly executing transmission path estimation on the basis of a result of succeeding antenna verifications independently of misdecision of the antenna verification in the past.例文帳に追加
過去のアンテナ・ベリフィケーションの誤判定によらず、後続のアンテナ・ベリフィケーションの結果に基づく伝送路推定を正しく行うことが可能な無線受信装置及びアンテナ・ベリフィケーション方法を提供する。 - 特許庁
A device for designing a semiconductor circuit includes: a pattern correction part 1; a pattern change extraction part 2; a correlation database 3; a delay variation estimation part 4; a timing verification part 5; a comparison determination part 6; and a timing reverification part 7.例文帳に追加
本発明に係る半導体回路設計装置は、パターン修正部1と、パターン変更抽出部2と、相関関係データベース3と、遅延変動見積もり部4と、タイミング検証部5と、比較判定部6と、タイミング再検証部7と、を備えている。 - 特許庁
The two-locus variances are compared for verification and whether the maximum likelihood estimates fall within the confidence intervals is determined before, according to the results, the confidence intervals and corresponding two-locus haplotype frequencies are recorded in a confidence interval estimation result storage part 53.例文帳に追加
そして、2座位についての分散を比較して検証を行うとともに、最尤推定値が信頼区間内かどうかを確認し、これらの結果に基づいて信頼区間とこれに対応する2座位間のハプロタイプ頻度とを信頼区間推定結果記憶部53に記録する。 - 特許庁
To enhance estimation accuracy of base station phase control value by correcting error in antenna verification results in a CDMA receiver comprising an antenna verification means for estimating the base station phase control value at the time of transmission diversity CL1 of a desired channel where the base station transmission power ratio between CPICH and the desired channel is constant in some time section or at all times.例文帳に追加
CPICHと所望チャネルとの基地局送信電力比が、ある時間区間もしくは常に一定であるような所望チャネルの送信ダイバーシチCL1時に基地局位相制御値の推定を行うアンテナベリフィケーション手段を具備するCDMA受信装置において、アンテナベリフィケーション結果の誤りを訂正し、基地局位相制御値の推定精度を向上させること。 - 特許庁
例文 (7件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると
|
ログイン |
Weblio会員(無料)になると
|