Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「hi r」に関連した英語例文の一覧と使い方 - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「hi r」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

hi rの部分一致の例文一覧と使い方

該当件数 : 5



例文

The height Hi of the preheating zone 10 is set at such a low level but not to allow the alkaline metal and the alkaline metal salt of a low melting point and a low boiling point component evaporated from the incineration ash R to restick to the material M in the melting furnace 1.例文帳に追加

予熱帯10の高さHiを、焼却灰Rから揮発した低融点・低沸点成分のアルカリ金属・アルカリ金属塩が、溶解炉1内の材料Mに再付着しない程度に低く設定する。 - 特許庁

A plurality of channels c1 forming flow paths of reaction gas from a guide-in port hi over to an exhaust port he are defined up by ribs r set in extension in a gas flowing direction, and at the same time, communicating paths c2 for circulating water communicating adjacent channels c1, c1 are formed at the ribs r.例文帳に追加

ガスの流れ方向に延設されたリブrにより、導入口hiから排出口heに至る反応ガスの流路を形成する複数のチャンネルc1を画成するとともに、このリブrにおいて、隣り合うチャンネルc1,c1を連通させる、水を流通させるための連通路c2を形成する。 - 特許庁

A charge pump 15 compares the average time of Hi interval between data L-DATA, latched by a latch clock L-CLK having the same frequency and the receiving data R-DATA, and delivers the comparison results to the data-adjusting buffer 14.例文帳に追加

チャージポンプ15は、周波数が同一のラッチクロックL−CLKによってラッチされたラッチデータL−DATAと、受信データR−DATAとのHi期間の平均時間を比較し、その結果をデータ調整バッファ14に与える。 - 特許庁

The on-signal canceling circuit 30 consists of a latch circuit 32 for latching the control signal 1 to be output to the switch 40 and a counter circuit 38 for outputting a reset signal to a reset terminal R in the latch circuit 32 a preset time after Hi is output by the latch circuit 32.例文帳に追加

オン信号キャンセル回路30は、制御信号1をラッチしてスイッチ40に出力するラッチ回路32と、ラッチ回路32からHiが出力されてから所定時間経過後にラッチ回路32のリセット端子Rにリセット信号を出力するカウンタ回路38とにより構成する。 - 特許庁

例文

A storage circuit part 20 receives a storage clear signal from the low voltage detection part, and outputs a WDT reset signal that is a Hi level to a WDT reset signal input terminal W when the reset signal is inputted to the reset input terminal R while not detecting the low voltage.例文帳に追加

記憶回路部20は低電圧検出部から記憶クリア信号を受けて、低電圧を検出していない間にリセット入力端子Rへのリセット信号があるときはHiレベルとなるWDTリセット信号をマイクロコンピュータのWDTリセット信号入力端子Wへ出力する。 - 特許庁





  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS