i3を含む例文一覧と使い方
該当件数 : 196件
Though a constant voltage drop (RonDM4*i3) by a current value i3 is generated in an NMOS transistor DM4, the voltage drop is input into a negative side input terminal of the comparator COMP1 as a reference voltage Vrefo, and used as a comparison reference.例文帳に追加
また、NMOSトランジスタDM4においては、電流値i3による一定の電圧降下(RonDM4*i3)が生じるが、この電圧降下は、基準電圧Vrefoとして比較器COMP1の負側入力端子に入力され、比較の基準となる。 - 特許庁
The semiconductor integrated circuit 20 includes an internal circuit 21 for inputting or outputting signal currents I3, I6; a current mirror 22 for outputting duplicate currents I5, I7, corresponding to the signal currents I3, I6; and a test pad 32 for extracting the duplicate currents I5, I7.例文帳に追加
信号電流I3、I6の入力又は出力に供する内部回路21と、信号電流I3、I6に応じた複製電流I5、I7を出力するカレントミラー部22と、複製電流I5、I7を取り出す試験パッド32とを有する半導体集積回路20による。 - 特許庁
The current i3 of the voltage step-up choke reactor 3 and the current i13 of the voltage step-up choke reactor 13 are selected respectively to a value which makes it zero at every switching period.例文帳に追加
昇圧チョーク3の電流i3と昇圧チョーク13の電流i13 はスイッチング周期ごとにゼロになるような値に選定する。 - 特許庁
Virtual origins I3 and I4 are found by lengthening the radius a little.例文帳に追加
次に半径を少し長くして、仮想原点I3,I4を求める。 - 特許庁
LAYERED DOUBLE HYDROXIDE HAVING I3-, AND METHOD FOR PRODUCING THE SAME例文帳に追加
I3−を有する層状複水酸化物およびその製造方法 - 特許庁
The processing system I3 realizes external interfaces A, B and the control IUnknown.例文帳に追加
処理系I3は外部インターフェースAおよびBと、制御IUnknownを実現する。 - 特許庁
To obtain a packet transfer method capable of transferring an IP packet by utilizing the function of i3 without changing an application utilizing IP communication.例文帳に追加
IP通信を利用するアプリケーションを変更することなく、i3の機能を利用してIPパケットを転送することが可能なパケット転送方法を得ること。 - 特許庁
The relationship among the change gear ratios is set to be i1×i5=i3×i4=i4.例文帳に追加
各変速比の関係を、i1・i5=i3・i4=i4となるよう設定する。 - 特許庁
A fuzzy parameter arithmetic circuit 2 operates 1st input parameters i1+, i2+, i3+ and 2nd input parameters i1-, i2- and i3- on the basis of the initial edge parameters and operates input parameters i1, i2 and i3 for a fuzzy operation on the basis of them.例文帳に追加
ファジイパラメータ演算回路2は、これらの初期エッジパラメータに基づき第1の入力パラメータi1+,i2+,i3+及び第2の入力パラメータi1-,i2-,i3-を演算し、これに基づきファジイ演算用入力パラメータi1,i2,i3を演算する。 - 特許庁
Ink jet printers I1, I2 and I3 are detected, quantity of remaining ink of each is acquired and the total remaining ink quantity of each ink jet printer I1 to I3 is derived by a specified formula.例文帳に追加
インクジェットプリンタI1,I2,I3を検出し、それぞれインク残量を取得し、各インクジェットプリンタI1〜I3の総残インク量を所定の式から求める。 - 特許庁
The respective transistors P3, N1 are connected in series and common drain current I3 flows to them and the drain current I3 shows a current value corresponding to drain current I1 of a transistor P1.例文帳に追加
各トランジスタP3,N1は直列接続されて共通のドレイン電流I3が流れ、ドレイン電流I3はトランジスタP1のドレイン電流I1に対応した電流値になる。 - 特許庁
Photographed dates of the images I3, I4 having the unknown photographed dates are estimated by collating a characteristic amount of an object included each the image with data inside a time dictionary 201, and the images I3, I4 are disposed on the time axis.例文帳に追加
撮影日時が不明な画像I3,I4は、各画像に含まれるオブジェクトの特徴量を時間辞書201内のデータと照合することで撮影日時を推定し、時間軸上に配置する。 - 特許庁
To provide a reader/writer system for enabling a plurality of reader/writers I1 to I3 to communicate with a communication body 14 in a synchronized state.例文帳に追加
リーダライタシステムで、複数のリーダライタI1〜I3が同期して通信体14との通信を行う。 - 特許庁
Drain current I4 of a transistor N2 shows a current value corresponding to the drain current I3 of the transistor N1.例文帳に追加
トランジスタN2のドレイン電流I4はトランジスタN1のドレイン電流I3に対応した電流値になる。 - 特許庁
The current source 2 can supply the bias currents I1, I2, I3 of a plurality of levels while switching.例文帳に追加
電流源2は複数のレベルのバイアス電流I1,I2,I3を切り換えて供給可能である。 - 特許庁
As a result, collector current I3 flowing from an external terminal OUT to the transistor Q22 is shut down.例文帳に追加
その結果、外部端子OUTからトランジスタQ22へ流れるコレクタ電流I3が遮断される。 - 特許庁
When the current I3 becomes small, namely, when the reference voltage VCS drops, the currents I1 and I2 decrease, the output of the comparator 11 becomes large to increase the current I3, and the reference voltage VCS rises.例文帳に追加
電流I3が小さい、すなわち、基準電圧V_CSが低くなった場合には、それに伴い電流I1,I2が減少し、コンパレータ11の出力が大きくなって電流I3も大きくなり、基準電圧V_CSが高くなる。 - 特許庁
Since the maximum value of the electric current supplied to a current-controlled oscillation circuit 5 varies, depending upon the value of the circuit I3, the oscillation of the oscillation circuit 5 will not stop, if the current value of the constant- current circuit I3 is set.例文帳に追加
電流制御型発振回路5に供給する電流の最大値は、定電流回路I3の値で決定されるため、定電流回路I3の電流値を設定しておけば、発振が停止することはない。 - 特許庁
A digital band limiting filter (104) makes the target components and image components included in the digital complex signals comprising the digital signals (I3, Q3) from the digital complex filter (103) pass therethrough, while attenuating the adjacent interfering components.例文帳に追加
デジタル帯域制限フィルタ(104)は、デジタル複素フィルタ(103)からのデジタル信号(I3,Q3)からなるデジタル複素信号に含まれる目的成分およびイメージ成分を通過させるとともに隣接妨害成分を減衰させる。 - 特許庁
The diary data of a user who has not transmitted diary data beyond a period I3 are erased from a DB32 (S27).例文帳に追加
期間I3を超えて日記データを送信しなかったユーザの日記データはDB32から削除される(S27)。 - 特許庁
A resistor 16 and a pnp transistor 17 are connected in series between the power source and the gland, and the micro-current i3 flows.例文帳に追加
電源・グランド間において抵抗16とpnpトランジスタ17が直列に接続され、微小電流i3が流れる。 - 特許庁
The constant current I1 shunts so that current I2 flows at the transmission lines 2a and 2b and current I3 flows at the resistor R1.例文帳に追加
定電流I1は分流し、伝送線路2a・2bに電流I2、抵抗器R1に電流I3が流れる。 - 特許庁
The adaptable surfaces O1 and O3 are formed in a manner to extend over a joint 14 from the existing surfaces I1 and I3.例文帳に追加
既存表面I1,I3から、接合部14を越えて延在するように、その適合表面O1,O3を形成する。 - 特許庁
The switching element section 30 supplies a flyback current I3 to the exciting coil L1 when the drive signal S1, S2 are turned off.例文帳に追加
スイッチング素子部30は、駆動信号S1,S2がオフの時に、フライバック電流I3を励磁コイルL1に供給する。 - 特許庁
The body 12 and the valve seat housing I3 are fixedly united with an O-ring 5 in between.例文帳に追加
本体12と弁座ハウジング13との間にOリング5を挟んで本体12と弁座ハウジング13とを一体に固定している。 - 特許庁
Also, the network 84 is provided with the input port I3 for not receiving the input signals.例文帳に追加
前記N個の増幅器は、変換マトリックス入力信号に応答して、N個の増幅された変換マトリックス入力信号を与える。 - 特許庁
The second current mirror circuit 48 generates a fourth current I4' in proportion to a difference between the first current I1 and the third current I3.例文帳に追加
第2カレントミラー回路48は、第1電流I1と第3電流I3の差に比例した第4電流I4’を生成する。 - 特許庁
The conductive plates D1, D2 and D3 are connected in series so as to be identical in directions of excitation current flows i1, i2 and i3.例文帳に追加
導電板D1,D2,D3は、励磁電流i1,i2,i3の方向が同じになるように直列に接続してある。 - 特許庁
A current amplifier 24 generates constant currents I3 by multiplying currents (I1+I2) added by the adder 23 by n.例文帳に追加
電流増幅器24は、加算器23で加算された電流(I1+I2)をn倍することで定電流I3を発生する。 - 特許庁
Supply of input current to the input transistors Q1 to Q3 is performed by current sources I1 to I3 that are connected to the emitters.例文帳に追加
入力トランジスタQ1〜Q3への入力電流の供給はエミッタに接続された電流源I1〜I3により行う。 - 特許庁
In this way, the transistors Q2, Q5, Q8 are turned on, and the adjust currents I1, I2, and I3 flow.例文帳に追加
これによって、トランジスタQ1、Q4、Q7がオフし、トランジスタQ2、Q5、Q8がオンして調整電流I1、I2、I3が流れる。 - 特許庁
In this electrolyte membrane formed by filling the proton conductive polymer in the pore of a porous base material, the value of a positron annihilation lifetime τ3 (ns) found by a positron annihilation method is τ3<2, and its relative intensity I3 (%) is I3<9.例文帳に追加
多孔性基材の細孔内にプロトン伝導性ポリマーを充填してなる電解質膜において、陽電子消滅法により求められる陽電子消滅寿命τ3(ns)の値がτ3<2であり、かつ、相対強度I3(%)がI3<9であることを特徴とする。 - 特許庁
A first current generation circuit 100 is a circuit generating a current I3 constant irrespective of the power supply voltage (VAA) when the temperature T is constant, while the magnitude of the current I3 when the temperature T varies is varied according to the variation.例文帳に追加
第1電流発生回路100は、温度Tが一定の場合には電源電圧(VAA)に拘らず一定である電流I3を発生させる一方温度Tが変化する場合にはその変化に従って電流I3の大きさが変化する回路である。 - 特許庁
An insulation film I3 has a multilayer structure which is such that insulation films 14-17 are formed in this order on the upper surface of a second interconnection layer L2.例文帳に追加
絶縁膜I3は、絶縁膜14〜17がこの順に第2配線層L2の上面上に積層された構造を有している。 - 特許庁
Further, when current I3 flows in a LED driver 21, a current stopping circuit 15 stops operation of the fixed current load circuit 13.例文帳に追加
さらにLEDドライバー21に電流I3が流れると、定電流負荷回路13の動作を電流停止回路15が停止させる。 - 特許庁
Current equivalent to control current I1 of the oscillator OSC1 is caused to flow as drain current I3 of an n type MOS transistor Q2.例文帳に追加
この発振器OSC1の制御電流I1と等しい電流がn型MOSトランジスタQ2のドレイン電流I3として流れる。 - 特許庁
A reproduced signal detecting circuit 31 receives the OPC operation to measure a jitter, amplitudes (I14, I14H, I3, I14) of the reproduced signal, etc.例文帳に追加
再生信号検出回路31は、OPC動作を受けて、ジッタ、再生信号の振幅(I14、I14H、I3、I14)等を計測する。 - 特許庁
Then, since the current I1 and I2 become equal, the current I3 becomes 0, and the output voltage Vo of the operation amplifier IC2 becomes 0.例文帳に追加
すると、電流I1、I2が等しくなるため電流I3が0となり、演算増幅器IC2の出力電圧Voが0となる。 - 特許庁
A fuzzy arithmetic circuit 53 performs a fuzzy operation on the basis of the parameters i1, i2 and i3 and outputs last edge parameters Q (i and j).例文帳に追加
ファジイ演算回路53は、これらのパラメータi1,i2,i3に基づきファジイ演算を行い、最終エッジパラメータQ(i,j)を出力する。 - 特許庁
When these light fluxes I2 pass through a prism 11, they are converted into a luminous flux I3 of the circular cross section where the light intensity distribution is uniform.例文帳に追加
これらの光I2は、プリズム11を通過すると、光強度分布が均一な円形断面の光束I3に変換される。 - 特許庁
This forming method is that measurement data of existing surfaces I1 and I3 is collected and adaptable surfaces O1 and O3 applied to the existing surfaces are formed.例文帳に追加
既存表面I1,I3の計測データを収集し、その既存表面に適合する適合表面O1,O3を形成する。 - 特許庁
A compensation circuit 40 is attached to the filter circuit 10, in order to increase a discharging current I11 by a current equivalent to an increment I3/hfe of a charging current I12, due to a current I3 flowing from a comparator 20 to an output terminal OUT 1 of the filter circuit 10.例文帳に追加
比較器20からフィルタ回路10の出力端子OUT1に流れ込んだ電流I3による充電電流I12の増加分I3/hfeに相当する分だけ、放電電流I11を増加させるように、補償回路40をフィルタ回路10に付加する。 - 特許庁
In addition, a transistor Q32p of the current mirror circuit 33 supplies a current I3 being two times larger than the constant current I2 to a current mirror circuit 32 via a voltage regulation circuit 34, and the current mirror circuit 32 supplies the same amount of current I1 as the current I3 to the emitter terminal of a pair 31 of differential inputs.例文帳に追加
また、カレントミラー回路33のトランジスタQ32pは、定電流I2の2倍の電流I3を電圧調整回路34を介してカレントミラー回路32へ供給し、カレントミラー回路32は、電流I3と同量の電流I1を差動入力対31のエミッタ端子へ供給する。 - 特許庁
A current addition/subtraction circuit 40 adds up the current I1 and the current I2 to generate a current I3 having no temperature dependence, subtracts the current I3 from the current I1 to generate a current I4, and subtracts the current I4 from the current I1 to generate a current I5.例文帳に追加
電流加減算回路40は、電流I1と電流I2を加算して温度依存性のない電流I3を生成し、電流I1から電流I3を減算して電流I4を生成し、電流I1から電流I4を減算して電流I5を生成する。 - 特許庁
The reference setting circuit U includes storage elements Ma1 to Ma3 holding respective bits a1 to a3 of the correction data A and current source transistors Ts1 to Ts3 generating currents I1 to I3 corresponding to the correction data A that the storage elements Ma1 to Ma3 hold and adds the currents I1 to I3 together to generate the reference current Ia.例文帳に追加
基準設定回路Uは、補正データAの各ビットa1〜a3を保持する記憶素子Ma1〜Ma3と、記憶素子Ma1〜Ma3が保持する補正データAに応じた電流I1〜I3を生成する電流源トランジスタTs1〜Ts3とを含み、電流I1〜I3の加算によって基準電流Iaを生成する。 - 特許庁
An excess current alarm 6 discriminates whether a vector sum I3 of instantaneous values of currents I1 and I2, which are measured in current transformers 5a and 5b, is not less than a rated current of a current limiter 1, and outputs the excess current alarm, when the vector sum I3 is not less than rated current of the current limiter 1.例文帳に追加
過電流警報器6は、変流器5a,5bで測定した電流I1,I2の瞬時値のベクトル和I3が電流制限器1の定格電流以上か否かを判別し、ベクトル和I3が電流制限器1の定格電流以上であれば過電流警報を出力する。 - 特許庁
| Copyright © Japan Patent office. All Rights Reserved. |
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|