Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「CMP2」に関連した英語例文の一覧と使い方 - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「CMP2」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > CMP2に関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

CMP2を含む例文一覧と使い方

該当件数 : 24



例文

Accordingly, the outputs CMP1, CMP2 of comparators 125, 126 respectively become a high level "H".例文帳に追加

そのため、コンパレータ125,126の出力CMP1,CMP2はそれぞれハイレベル「H」となる。 - 特許庁

Comparison circuits CMP1, CMP2 respectively compare the output voltages of the high-pass filters 12, 13 with the reference voltage Vref.例文帳に追加

比較回路CMP1、CMP2は、それぞれハイパスフィルタ12、13の出力電圧と参照電圧Vrefとを比較する。 - 特許庁

Then, a regenerative signal RSG is generated with the compare signal CMP1 as a set signal and with the compare signal CMP2 as a reset signal.例文帳に追加

そして、コンパレート信号CMP1をセット信号とし、コンパレート信号CMP2をリセット信号として再生信号RSGが生成される。 - 特許庁

A first comparator CMP1 compares voltages of a node N1 and a node N2, and a second comparator CMP2 compares voltages of a node N3 and a node N4.例文帳に追加

第1コンパレータCMP1は、ノードN1とノードN2の電圧を比較し、第2コンパレータCMP2はノードN3とノードN4の電圧を比較する。 - 特許庁

例文

A noise-deciding circuit 15 varies the reference voltage Vref so as to obtain the comparing results present in the comparing circuits CMP1, CMP2 which are generated at the identical time.例文帳に追加

ノイズ判定回路15は、参照電圧Vrefを変化させて比較回路CMP1、CMP2における同一時刻の比較結果を得る。 - 特許庁


例文

Reference voltages V21, V22, and B23 are generated through voltage division by the resistances R21 to R24; and the reference voltage V22 is input to a comparator CMP1, the reference voltage V21 is input to a comparator CMP2 via a first switch SW21, and the reference voltage V23 is input to the comparator CMP2 via a second switch SW22.例文帳に追加

その抵抗素子R21〜R24により分圧された各基準電圧V21,V22,V23について、基準電圧V22がコンパレータCMP1に入力され、基準電圧V21が第1のスイッチSW21を介してコンパレータCMP2に入力され、基準電圧V23が第2のスイッチSW22を介してコンパレータCMP2に入力される。 - 特許庁

The magneto-optical signal RF is differentiated synchronously with a reproducing clock CLK, a differentiated signal RFD is compared at two levels LV1 and LV2, and compare signals CMP1 and CMP2 are generated.例文帳に追加

光磁気信号RFは、再生クロックCLKに同期して微分され、微分信号RFDは、2つのレベルLV1,2でコンパレートされてコンパレート信号CMP1,2が生成される。 - 特許庁

The comparator CMP2 decides whether the input voltage VIN is lower than the reference voltage V21 or V23 and outputs a signal D0 of low-order bits based on the decision result.例文帳に追加

また、コンパレータCMP2は、入力電圧VINが基準電圧V21又はV23よりも低いか高いかを判定し、その判定結果に基づき下位ビットの信号D0を出力する。 - 特許庁

A select circuit 66 selects one of output signals Vc1, Vc2 of the first and the second comparators CMP1, CMP2 and outputs the same to a signal output terminal T40Z.例文帳に追加

選択回路66は、第1および第2のコンパレータCMP1,CMP2の出力信号Vc1,Vc2の一方を選択して信号出力端子T40Zに出力する。 - 特許庁

例文

The ΔΣ modulation circuit is provided with two quantizers CMP1, CMP2 that quantize an output of an integration device.adder group 25, and a reference value setting circuit 27 continuously changes the quantization reference values Vref1, Vref2.例文帳に追加

積分器・加算器群25の出力を量子化する量子化器をCMP1,CMP2の2つ設け、それらの量子化基準値Vref1,Vref2を、基準値設定回路27によって連続変化可能とする。 - 特許庁

例文

A cycle counter 107 detects the operation cycle of the wiper motor 102 from the result of the comparison through the change in passage of time of the comparator CMP2, and a cycle judging circuit 108 compares the operation cycle of this wiper motor 102 with a desired cycle.例文帳に追加

周期カウンタ107は、コンパレータCMP2の経時的な比較結果からワイパモータ102の動作周期を検出し、周期判定回路108は、このワイパモータ102の動作周期を所望の周期と比較する。 - 特許庁

The conventional binary ΔΣ. modulation can be realized by using the quantization reference values Vref1, Vref2 in common so as to attain a general-purpose integrated circuit in addition to tri-state ΔΣmodulation employing the two quantizers CMP1, CMP2.例文帳に追加

また、2つの量子化器CMP1,CMP2を用いる3値ΔΣ変調以外に、量子化基準値Vref1,Vref2を共通化することによって、従来の2値ΔΣ変調を実現し、集積回路を汎用化できる。 - 特許庁

A cycle counter 107 detects the operation cycle of the wiper motor 102 from the result of comparison through the change in the passage of time of the comparator CMP2, and a cycle determining circuit 108 judges the abnormality of the wiper 102, based on the operation cycle detected with the cycle counter 107.例文帳に追加

周期カウンタ107は、コンパレータCMP2の経時的な比較結果からワイパモータ102の動作周期を検出し、周期判定回路108は、周期カウンタ107で検出された動作周期に基づきワイパ102の異常を判定する。 - 特許庁

Gates NOR1 and NOR2 input command signals Vin / and Vin and the state detection signals from the comparators CMP2 and CMP1 and turn on the transistors Q3 and Q4 only when the command signal and state detection signals both go down to the low level.例文帳に追加

ゲートNOR1、NOR2は、それぞれ指令信号Vin/、VinとコンパレータCMP2、CMP1からの状態検出信号とを入力し、指令信号と状態検出信号とがともにロウレベルになった時だけトランジスタQ3、Q4をオンさせる。 - 特許庁

A timing controller 200 included in a commutation controller has a first comparator 602 (a first hysteresis comparator CMP1), a peak-and-hold circuit 604, a second comparator 606 (a second hysteresis comparator CMP2), and an output circuit 608.例文帳に追加

整流制御装置に含まれるタイミング制御回路200は、第1のコンパレータ602(第1のヒステリシスコンパレータCMP1)と、ピークホールド回路604と、第2のコンパレータ606(第2のヒステリシスコンパレータCMP2)と、出力回路608と、を有する。 - 特許庁

A comparison circuit CMP1 outputs reset signal of 'H' level, if a comparison value A agrees with the count value to a flip-flop F/F, while a comparing circuit CMP2 outputs a set signal of 'H' level, if a comparison value B agrees with the count value.例文帳に追加

比較回路CMP1は、比較値Aと前記計数値とが一致した場合は「H」レベルのリセット信号を、比較回路CMP2は、比較値Bと前記計数値とが一致した場合は「H」レベルのセット信号をフリップフロップF/Fに出力する。 - 特許庁

While an intermittent current is allowed to flow in the lamp L1 by giving a PWM signal to the semiconductor chip 110 from the CPU 10 in accordance with a signal from the comparator CMP2, when the power source voltage exceeds the preset voltage, and an averaged current flowing in the lamp L1 is decreased.例文帳に追加

一方、電源電圧が設定電圧を超えたときには、コンパレータCMP2からの信号に従ってCPU10から半導体チップ110にPWM信号を与えてランプL1に断続した電流を流し、ランプL1に流れる平均電流を下げる。 - 特許庁

A second comparator CMP2 is so constructed that an input transistor is formed by an N-type MOS transistor, +side input terminal is connected to the signal input terminal T40A through a P-type MOS transistor 62P, and a second reference signal Sref2 is supplied to -side input terminal.例文帳に追加

第2のコンパレータCMP2は、入力トランジスタがN型MOSトランジスタで構成され、+側入力端子がP型MOSトランジスタ62Pを介して信号入力端子T40Aに接続され、−側入力端子には第2の基準信号Sref2が供給される。 - 特許庁

In case that the inclination of the current is small (in case that input voltage VDD is small), the output of a CMP2 is on H level at completion of the clocking of the timer TIM, and this H level is latched by FF1, and an L level is outputted from the Q bar terminal of FF1.例文帳に追加

電流の傾きが小さい場合(入力電圧VDDが小さい場合)は、タイマTIMの計時完了の時点で、CMP2の出力がHレベルとなっており、このHレベルはFF1にラッチされ、FF1のQバー端子からLレベルが出力される。 - 特許庁

In a fault diagnosing unit which is equipped with a thermal FETQA for controlling the power supply from a power source to a wiper motor 102, being switched, according to a control signal, a comparator CMP2 compares the load current flowing in the wiper motor 102 with a prescribed threshold.例文帳に追加

制御信号に応じてスイッチング制御され電源からワイパモータ102への電力供給を制御するサーマルFETQAを備えた故障診断装置において、コンパレータCMP2は、ワイパモータ102に流れる負荷電流を所定のしきい値と比較する。 - 特許庁

Comparators CMP1 and CMP2 compare the base-emitter voltages of transistors Q3 and Q4 of final stages constituting of push-pull circuits respectively with reference voltages VR1 and VR2 and output state detection signals which go down to a low level when the transistors Q3 and Q4 turn off.例文帳に追加

コンパレータCMP1、CMP2は、それぞれプッシュプル回路を構成する最終段のトランジスタQ3、Q4のベースエミッタ間電圧と基準電圧VR1、VR2とを比較して、各トランジスタQ3、Q4がオフした時にロウレベルとなる状態検出信号を出力する。 - 特許庁

In a wiper motor drive controller which is equipped with a thermal FETQA being switched, according to a PWM control signal 152, and controlling the power supply from a power source to a wiper 102, a comparator CMP2 compares the load current flowing to the wiper motor 102 with a prescribed threshold.例文帳に追加

PWM制御信号152に応じてスイッチング制御され電源からワイパモータ102への電力供給を制御するサーマルFETQAを備えたワイパモータ駆動制御装置において、コンパレータCMP2は、ワイパモータ102に流れる負荷電流を所定のしきい値と比較する。 - 特許庁

The monitor circuit detects variation of an initial level from 'H' to 'L' of voltage discrimination FLG after start of operation of the limiter circuit 23 using external power source voltage Vextpw supplied from PAD 2 and 3 and a comparator CMP2 to which external reference voltage Vextref is given, and after that, the monitor circuit outputs a monitor signal holding a constant logic level during an operation period of the limiter circuit.例文帳に追加

モニタ回路は、PAD2,3から供給される外部電源電圧Vextpwおよび外部基準電圧Vextrefが与えられるコンパレータCMP2を用いて、リミッタ回路23の動作開始後、電圧判定FLGの“H”から“L”への最初のレベル変化を検出し、以後リミッタ回路の動作期間中一定の論理レベルを保持するモニタ信号を出力する。 - 特許庁

例文

If the output voltage Vout is largely fluctuated, the fluctuation is detected by comparators CMP1, CMP2 in a noise detecting circuit 6, signal Po, No are directly outputted to a driver circuit 5 without an intervention of a PFM controlling circuit 3 and a PWM controlling circuit 4, and a switching element M1 or a synchronously rectifying switching element M2 is controlled.例文帳に追加

出力電圧Voutが大きく変動した場合は、該変動をノイズ検出回路6におけるコンパレータCMP1及びCMP2で検出し、PFM制御回路3及びPWM制御回路4を介在することなく、ドライバ回路5に対して信号Po及びNoを直接出力して、スイッチング素子M1又は同期整流用スイッチング素子M2を制御するようにした。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS