例文 (23件) |
Conversion Architectureの部分一致の例文一覧と使い方
該当件数 : 23件
The transceiver is configured of a direct conversion architecture.例文帳に追加
トランシーバーは、ダイレクト・コンバージョン・アーキテクチャーで構成されている。 - 特許庁
Access control devices 2, 3, and 4 have a conversion table which manages a mutual conversion between the address architecture ADS and the address architecture ADX, and the access control devices 5, 6, and 7 have a conversion table which manages the mutual conversion between the address architecture ADS and the address architecture ADY.例文帳に追加
アクセス制御装置2、3及び4は、アドレス体系ADSとアドレス体系ADXとの相互変換等を管理する変換表を有し、アクセス制御装置5、6及び7は、アドレス体系ADSとアドレス体系ADYとの相互変換などを管理する変換表を有する。 - 特許庁
A conversion table including information for converting the instruction of the first bit architecture into that of the second bit architecture is accessed.例文帳に追加
第1ビット・アーキテクチャの命令を第2ビット・アーキテクチャに変換するための情報を含む変換表にアクセスする。 - 特許庁
IMPROVED ARCHITECTURE FOR GENERATING INTERMEDIATE REPRESENTATIONS FOR PROGRAM CODE CONVERSION例文帳に追加
プログラム・コード変換用の中間表現を生成するための改善されたアーキテクチャ - 特許庁
To provide inexpensive and improved digital/analog conversion architecture having high performance.例文帳に追加
高性能でしかも価格の安い改善されたデジタル−アナログ変換アーキテクチャを提供する。 - 特許庁
This conversion is performed based on converting operation for generating the instruction of the second bit architecture by modifying the instruction of the first bit architecture.例文帳に追加
この変換は、第1ビット・アーキテクチャの命令を変更して第2ビット・アーキテクチャの命令を生成する変換操作に基づいて行われる。 - 特許庁
When information to instruct modification of the instruction of the first bit architecture is included in the conversion table, the instruction of the first bit architecture is converted into the corresponding instruction of the second bit architecture.例文帳に追加
第1ビット・アーキテクチャの命令を変更するよう指示する情報が変換表に含まれる場合には、第1ビット・アーキテクチャの命令は対応する第2ビット・アーキテクチャの命令に変換される。 - 特許庁
To develop a compiler capable of handling 32-bit and 64-bit computing for supporting conversion between 32-bit architecture and 64-bit architecture.例文帳に追加
32ビット・アーキテクチャと64ビット・アーキテクチャの間の変換をサポートするために32ビットおよび64ビット・コンピューティングを扱うことのできるコンパイラを開発すること。 - 特許庁
To provide an improved architecture for a program code conversion apparatus and program for generating an intermediate representation for program code conversion.例文帳に追加
プログラム・コード変換に対する中間表現を生成するためのプログラム・コード変換装置および方法のための改善されたアーキテクチャの提供。 - 特許庁
To provide an architecture of a direct down conversion receiver capable of providing required signal gain and DC offset correction.例文帳に追加
要求される信号利得およびDCオフセット補正を提供することができるダイレクトダウンコンバート受信機アーキテクチャを提供する。 - 特許庁
The computation architecture includes: an orthogonal conversion kernel selection means; a frequency component calculation means; a factor weighting means; and a pixel reconfiguration means.例文帳に追加
計算アーキテクチャは、直交変換カーネル選択手段、周波数成分計算手段、係数重み付け手段、および画素再構成手段を含む。 - 特許庁
To provide a system architecture inside a multimedia console including a host application offering information about multimedia application serving as a target of current conversion to a user.例文帳に追加
現在対話しているマルチメディアアプリケーションに関する情報をユーザに提供するホストアプリケーションを含む、マルチメディアコンソール内のシステムアーキテクチャを提供すること。 - 特許庁
To dynamically control architecture switching or a circuit constant in response to a signal from the outside in accordance with an application for a resolution or a conversion speed and to simultaneously perform conversion processing on a plurality of signal inputs.例文帳に追加
分解能や変換速度に対する用途に応じて外部からの信号により、アーキテクチャーの切り替えや回路定数をダイナミックに制御し、また、複数の信号入力を同時に変換処理可能にする。 - 特許庁
Depending upon the particular subject and target computing environments involved in the conversion, the program code conversion apparatus utilizes either base nodes, complex nodes, polymorphic nodes, and architecture specific nodes, or some combination thereof, in generating the intermediate representation.例文帳に追加
変換に関与する特定の対象および目的コンピューティング環境に依存して、プログラム・コード変換装置は、中間表現を生成する際に、ベース・ノード、複合ノード、ポリモーフィック・ノード、およびアーキテクチャ特定ノード、またはこれらの任意の組み合わせを利用する。 - 特許庁
The apparatus is characterized in an interpolation and interleaving filter derived by using many orthogonal conversions whose conversion size is variable and installed by using effective computation architecture.例文帳に追加
本装置は、変換サイズが可変である多数の直交変換を用いて導かれ、効果的な計算アーキテクチャを用いて実装された補間および間引きフィルタにより特徴付けられる。 - 特許庁
To provide a substrate for an action electrode which is made light-weighted while maintaining substrate strength and superior power generation characteristics, and furthermore in which architecture of a large area photoelectric conversion element is made possible, and the light-weighted large area photoelectric conversion element having a superior element output.例文帳に追加
基板強度と良好な発電特性の維持を図りつつ軽量化され、さらに大面積光電変換素子の構築を可能とする作用極用基板と、軽量化された優れた素子出力を有する大面積光電変換素子を提供する。 - 特許庁
The switching architecture combines parametric band amplification, wavelength conversion and selective signal conjugation, enabled by temporal control of at least one pump of the multi-pump parametric device.例文帳に追加
本スイッチングアーキテクチャは、パラメトリック・バンド増幅、波長変換および選択的信号共役を組み合わせており、マルチポンプ・パラメトリック・デバイスの少なくとも1つのポンプに対する時間的制御によって可能となる。 - 特許庁
A reception beam former and an ultrasonic wave system incorporating the reception beam former are organized to provide multi-bit analog-digital conversion so as to dispense with gaining control in channel architecture before a digital converting circuit.例文帳に追加
受信ビームフォーマ、かかる受信ビームフォーマを組み入れた超音波システムは、デジタル変換回路の前のチャネルアーキテクチャにおける利得制御の必要性が取り除かれるように、マルチビットのアナログ−デジタル変換を実現するために構築される。 - 特許庁
To provide a multiple branch receiver architecture which utilizes possible bandwidth, flexibility and/or time and/or phase coherence capability, which are given by an A/D converter, in the conversion of analog signal into digital domain.例文帳に追加
アナログ信号のデジタルドメインへの変換においてA/Dコンバータにより与えられる、可能性のある帯域幅、柔軟性および/または時間および/または位相コヒーレンス能力を利用するマルチプルブランチ受信機アーキテクチャを提供する。 - 特許庁
Since information of different data structure can be flexibly stored on the memory 5 managed with the so-called UMA(unified memory architecture) system, it is possible to realize high-speed data structure conversion, without being affected by the limitation of a memory access boundary or imposing a large load on a CPU.例文帳に追加
所謂UMA方式によって管理するメモリ5上に、データ構造の異なる情報をフレキシブルに格納可能であるから、メモリアクセス境界の制限を受けることな、CPUに大きな負担をかけずに高速なデータ構造変換を実現することができる。 - 特許庁
To provide a measure for improving the increase in conversion load and the deterioration of object performance when converting a common object to an individual object by establishing a code system architecture having both the aspects of source and object for efficiently developing, running and maintaining a program in a different system linking system.例文帳に追加
異システム連携システムにおけるプログラムの開発、実行、維持を効率よく行うため、ソースおよびオブジェクトの両面性をもつコード方式アーキテクチャを確立し、共通オブジェクトから個別オブジェクトに変換する際の、変換負荷増大とオブジェクト性能劣化を改善する方策を提供する。 - 特許庁
The method includes a step (100) for generating all or part of dynamic cell identifiers or dynamic location area codes from the static cell identifiers or the static location area codes by means of a masking module (11) integrated in equipment belonging to the architecture of a network under consideration, thereby disabling geographical conversion of a mobile terminal (1) for an outside service other than services authenticated by an operator.例文帳に追加
前記方法は、モバイル端末(1)に関して、検討中のネットワークのアーキテクチャに属する装置において統合されるマスキングモジュール(11)の手段により、静的セル識別子または静的ロケーションエリアコードから、動的セル識別子または動的ロケーションエリアコードの全てまたは一部を生成するステップ(100)を具備することによって、オペレーターによって認証されたサービス以外の外部サービスに対して地理的変換を不可能にする。 - 特許庁
例文 (23件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると
|
ログイン |
Weblio会員(無料)になると
|