MSBを含む例文一覧と使い方
該当件数 : 112件
Sets the font bitorder to MSB (most significant bit) first. 例文帳に追加
\\-mフォントのビット順を MSB(最上位ビット)先頭にセットする。 - XFree86
the most [least] significant bit 例文帳に追加
最上位[下位]のビット《略 MSB [LSB]》 - 研究社 英和コンピューター用語辞典
Values of the registers 24 to 30 at that time become the residue, and the value of the register 30 becomes the most significant bit (MSB).例文帳に追加
その時のレジスタ24〜30の値が剰余となり、レジスタ30の値が最上位桁(MSB)となる。 - 特許庁
The MSB side bits are subjected to run-length processing of an MSB side bit unit with, for example, one byte of the MSB side bits by an adjacent pixel as a unit, and when the run-length processing of an MSB side bit unit is completed, run-length processing of a one byte unit is performed.例文帳に追加
MSB側ビットは、隣接する画素によるMSB側ビットの例えば1バイト分を単位として、MSB側ビット単位のランレングス処理を行い、処理できたら、1バイト単位のランレングス処理を行う。 - 特許庁
Three bits on an MSB side of an SB header represent a data type to be recorded on a 95-byte data area following the SB header.例文帳に追加
SBヘッダのMSB側の3ビットは、SBヘッダに続く95バイトのデータ領域に記録されるデータタイプを表している。 - 特許庁
A MSB(the most significant bit) is bisected and they are arranged at both ends of a frame.例文帳に追加
MSB(最上位ビット)を2分割し、フレームの両端に配置する。 - 特許庁
Coupled data (D) are generated one after another which are coupled by adding the LSB of data (C) one bit before and the MSB of data (A) one bit after to reference data (B).例文帳に追加
参照データ(B)に対して、1クロック前データ(C)のLSBと1クロック後データ(A)のMSBとを付加することによって結合した結合データ(D)を順次生成する。 - 特許庁
The embedding arithmetic section 164 generates a code Y, on the basis of MSB side 4 bits of a VQ code from a VQ code decision section 55 and information in 4 bits comprising the preliminary coefficient E, and supplies the code Y to a composite section 142.例文帳に追加
埋込み演算部162は、VQコード決定部55からのVQコードのMSB側4ビットと予備係数Eの4ビットの情報からコードYを生成し、合成部142に供給する。 - 特許庁
The embedding arithmetic section 162 generates a code Y, on the basis of MSB side 4 bits of a VQ code from a VQ code decision section 55 and information in 4 bits comprising the preliminary coefficient E, and supplies the code Y to a composite section 60.例文帳に追加
埋込み演算部162は、VQコード決定部55からのVQコードのMSB側4ビットと予備係数Eの4ビットの情報からコードYを生成し、合成部60に供給する。 - 特許庁
The embedding arithmetic section 57 generates a code Y, on the basis of MSB side 4 bits of a VQ code supplied from a VQ code decision section 55 and information in 4 bits comprising the preliminary coefficient D, and supplies the code Y to a composite section 102.例文帳に追加
埋込み演算部57は、VQコード決定部101より供給されたVQコードのMSB側4ビットと予備係数Dからなる4ビットの情報からコードYを生成し、合成部102に供給する。 - 特許庁
The image data in the retrieval range of a retrieval frame are supplied to a bit mask circuit 22, which sets the data of bits to '0' in order of from the LSB to the MSB and supplies them to the moving vector detecting circuit 11.例文帳に追加
検索フレームの検索範囲の画像データは、ビットマスク回路22に供給され、LSBからMSBに向かう順番で、ビットのデータが”0”に設定され、動きベクトル検出回路11に供給される。 - 特許庁
The embedding arithmetic section 57 generates a code Y, on the basis of MSB side 4 bits of a VQ code supplied from a VQ-code decision section 55 and information in 4 bits comprising the preliminary coefficient D, and supplies the code Y to a composite section 60.例文帳に追加
埋込み演算部57は、VQコード決定部55より供給されたVQコードのMSB側4ビットと予備係数Dからなる4ビットの情報からコードYを生成し、合成部60に供給する。 - 特許庁
The device includes means for determining whether an MSB of the last shift register value stored in a temporary register R2 is 1.例文帳に追加
テンポラリレジスタR2に記憶している前回のシフトレジスタ値のMSBが1であるか否かを判定する。 - 特許庁
Then, the values of registers 24-30 become a remainder, and the value of the register 30 becomes the most-significant digit (MSB).例文帳に追加
その時のレジスタ24〜30の値が剰余となり、レジスタ30の値が最上位桁(MSB)となる。 - 特許庁
The LSB side bits and the MSB side bits can each be encoded suitably and efficiently compression cording, and processing of the LSB side bits and the MSB side bits are performed in parallel to thereby accelerate the processing.例文帳に追加
LSB側ビットとMSB側ビットとで夫々適切な符号化ができ、効率的に圧縮符号化がなされ、LSB側ビットおよびMSB側ビットの処理を並列的に行うことで、処理が高速化される。 - 特許庁
In a step S702, each of bits forming the data of the maximum value is searched from its high order (from MSB).例文帳に追加
そしてステップS702において、この最大値のデータを構成する各ビットを上位から(MSBから)調べる。 - 特許庁
The pixel data is divided into 8 bits on an LSB (Least Significant Bit) side and bits on an MSB (Most Significant Bit) side except the 8 bits on the LSB side.例文帳に追加
画素データをLSB側の8ビットとLSB側の8ビットを除くMSB側のビットとに分離する。 - 特許庁
A zero detecting circuit 2 detects continuous zeros from an MSB toward a lower-order bit side concerning the range.例文帳に追加
零検出回路2は、rangeについてMSBから下位ビット側に向けて連続する0を検出する。 - 特許庁
Memory cells CELL1-CELL3 store an MSB with the respective color components of R (red), G (green), and B (blue).例文帳に追加
メモリセルCELL1〜CELL3は、R(赤)、G(緑)、B(青)の各色成分のそれぞれのMSBを格納する。 - 特許庁
A wait time for maintaining the wait state is written in bits which excludes the MSB of the register 3 by the CPU 1.例文帳に追加
レジスタ3のMSBを除くビットには、CPU1によってウエイト状態を保持するウエイト時間が書き込まれる。 - 特許庁
When the MSB of the last shift register value is 1 (S13;Yes), a counter C1 is made increment just by 1 (S14).例文帳に追加
前回のシフトレジスタ値のMSBが1の場合は(S13;Yes)、カウンタC1を1だけインクリメントする(S14)。 - 特許庁
The NAND flash memory device supplies an LSB start voltage to a selected word line during an LSB program, and MSB start voltage higher than the LSB start voltage to the selected word line during an MSB program.例文帳に追加
NANDフラッシュメモリ装置は、LSBプログラム動作時に選択されたワードラインにLSB開始電圧を提供し、MSBプログラム動作時に前記選択されたワードラインに前記LSB開始電圧より高いMSB開始電圧を提供する。 - 特許庁
That is, when the LBP of the notice pixel Pij of the reference face image D is (10001011) and when the LBP of the correspondence pixel P'ij of the referred face image Dk is (00011010), the bits second, third, fifth, sixth, and seventh from the MSB accord, so that the similar score of the notice pixel Pij becomes "5".例文帳に追加
すなわち、参照顔画像Dの注目画素PijのLBPが(10001011)、被参照顔画像Dkの対応画素P'ijのLBPが(00011010)であれば、MSBから第2,3,5,6,7番目の各ビット同士が一致するので、注目画素Pijの類似スコアは「5」となる。 - 特許庁
Furthermore, the 1st, 3rd, 5th, and 7th bits from the MSB of each of the pixels marked with white circle are thinned out in the level direction of the originally 8-bit pixel and then each pixel marked with white circle consists of the 2nd, 4th, 6th, 8th bit from the MSB, in total 4 bits.例文帳に追加
また、○印の画素は、元の8ビットの画素のレベル方向のMSBから1番目、3番目、5番目及び7番目のビットが間引かれ、MSBから2番目、4番目、6番目及び8番目のビットの4ビットで構成されている。 - 特許庁
When the data type is the PES- VIDE or PES-AUDIO, a full/partial flag is recorded on the fourth bit from the MSB side of the SB header, and a continuity count value showing the continuity of the SB of the same data type is recorded on the four bits on the LSB side following the full/partial flag.例文帳に追加
データタイプがPES-VIDEOまたはPES-AUDIOである場合、SBヘッダのMSB側から4ビット目にはFull/Partialフラグが記録され、それに続くLSB側の4ビットには、同一のデータタイプのSBの連続性を示すコンティニティカウント値が記録される。 - 特許庁
To obtain a sequential comparison ADC for converting an analog signal into a digital signal utilizing a capacitor array in which conversion accuracy is prevented from deteriorating due to charges leaked at the time of MSB conversion in the conversion subsequent to the MSB conversion.例文帳に追加
コンデンサアレイを利用してアナログ入力信号をディジタル信号に変換する逐次比較型ADCにおいて、MSB変換時の電荷のリークによりMSB以降の変換において変換精度が劣化することを防止する。 - 特許庁
This monitoring system 106 comprises, for example, an easily portable PC, and is connected to the control device 104 of the MSB system 100 by a communication line 107, and monitors the condition of the MSB system 100.例文帳に追加
モニタシステム106は例えば簡単に持ち運び可能な携帯用パソコンで構成され、通信ライン107によりMSBシステム100の制御装置104に接続されて、MSBシステム100の状態をモニタするシステムである。 - 特許庁
The shift circuit 201 shifts the bit-combined data of an exponent qe and a mantissa qm by L toward the MSB.例文帳に追加
シフト回路201において、指数qeと仮数qmとをビット結合したデータを、LだけMSBに向けてシフトする。 - 特許庁
Thus, the serial data SO is output from the shift register 20 sequentially from the MSB of the data signal DT.例文帳に追加
これにより、シフトレジスタ20からはデータ信号DTのMSBから順番に直列データSOが出力される。 - 特許庁
In the internal bus control circuit 342, storage data is shifted to ward the MSB for setting 1 to the LSB, based on the remainder increase notification signal, and the storage data is shifted to the LSB for setting '0' to the MSB, based on the remainder increase notification signal.例文帳に追加
内部バス制御回路342では、残量増加通知信号に基づいて記憶データをMSBに向けてシフトしてLSBに「1」を設定し、残量減少通知信号に基づいて記憶データをLSBに向けてシフトしてMSBに「0」を設定する。 - 特許庁
Variations in an internal voltage VN of the internal node N are suppressed by turning on the switch 15 in a comparison operation of the MSB.例文帳に追加
MSBの比較動作時にスイッチ15をオンにすることによって内部ノードNの内部電圧VNの変動量を抑制する。 - 特許庁
MSB in a specific unit region Ux is used as a collating necessity and non-necessity flat, and '1' and '0' are defined as collating 'necessity' and collating 'non-necessity', respectively.例文帳に追加
特定の単位領域UxのMSBを照合要否フラグとし、“1”は照合「要」、“0”は照合「否」と定義する。 - 特許庁
A reception signal phase rotating angle detection circuit 8C detects the phase rotating angle of a part of the received symbol stream corresponding to bit (1), of a frame synchronizing signal of a received symbol stream on the basis of the Δϕ(3) and an MSB of an output Q' of the remapper 7, outputs the angle to the remapper 7, where absolute phase processing is conducted.例文帳に追加
受信信号位相回転角検出回路8Cは、Δφ(3) とリマッパ7の出力のQ´のMSB から、受信シンボルストリームのフレーム同期信号のビット(1) に相当する部分の位相回転角を検出し、リマッパ7に出力し、絶対位相化を行わせる。 - 特許庁
That is, the 2nd, 4th, 6th, 8th bits (LSB) from the MSB of each of the pixels marked with black circle are thinned out in the level direction of the originally 8-bit pixel and then each pixel marked with black circle consists of the 1st, 3rd, 5th, and 7th bits from the MSB, in total 4 bits.例文帳に追加
即ち、図2において、例えば、●印の画素は、元の8ビットの画素のレベル方向のMSBから2番目、4番目、6番目及び8番目(LSB)のビットが間引かれ、MSBから1番目、3番目、5番目及び7番目のビットの4ビットで構成されている。 - 特許庁
This method is implemented by converting an input, determining the position of the most significant bit (MSB) of the converted input having a value other than zero, deriving information based on the position of the MSB, encoding the information in an arithmetic manner, and deriving a compressed output.例文帳に追加
この方法は、入力を変換し、非ゼロ値を有する変換された入力の最上位ビット(MSB)の位置を決定し、MSBの位置から情報を導出し、その情報を演算的にエンコードして、圧縮された出力を導出することにより、達成される。 - 特許庁
Memory cells CELL4-CELL18 store a lower bit data other than the MSB of the respective color components of R (red), G (green), and B (blue).例文帳に追加
メモリセルCELL4〜CELL18は、R(赤)、G(緑)、B(青)の各色成分のそれぞれのMSB以外の下位ビットデータを格納する。 - 特許庁
The bit modeling unit 14 generates a coding path from a bit plane at the MSB side, until the coding object limit number D19 is reached.例文帳に追加
ビットモデリング部14は、この符号化対象制限数D19に達するまでMSB側のビットプレーンから符号化パスを生成する。 - 特許庁
On the i386 the host byte order is Least Significant Byte first (little endian), whereas the network byte order, as used on the Internet, is Most Significant Byte first (big endian). 例文帳に追加
i386 ではホストバイトオーダは Least Significant Byte (LSB) first(リトルエンディアン) だが、インターネットで使われるネットワークバイトオーダはMost Significant Byte (MSB) first (ビッグエンディアン)である点に注意すること。 - JM
A cache memory includes a selector circuit for invalidating (fixed to 0 or 1) the MSB in the Index bit of an address for cache access, invalidates the MSB in the Index bit for entering highly reliable mode, and uses only the fist half line of a Tag array to be referred to by the index bit.例文帳に追加
キャッシュアクセスのためのアドレスのIndexビットのMSBを無効(0固定もしくは1固定)にするためのセレクタ回路を備え、高信頼性モードへの切替のため、IndexビットのMSBを無効にし、Indexビットが参照するTagアレイの前半ラインのみ使用する。 - 特許庁
Similarly, received document codes Msa and Msb and document authentication codes Mra and Mrb are generated and compared to inspect the correctness of the document.例文帳に追加
同様に受信文書符号Msa,Msbと文書認証符号Mra,Mrbを生成し、比較して文書の正当性を検証する。 - 特許庁
This processing is provided to carry out the bit inversion of the μLaw compression value, to set MSB as "0", and to calculate an approximation μlog value.例文帳に追加
この処理は、まず、μLaw圧縮値のビット反転を実行し、次にMSBを「0」に設定することにより、近似μlog 値を算出する。 - 特許庁
Extension casings 200 to 203 circularly substitute MSB of a plurality of the signal lines to LSB and transmits it to the serial bus device of a next stage.例文帳に追加
また、拡張筐体200〜203の各々は、複数の信号線のMSBをLSBに循回置換して次段のシリアルバスデバイスへ送り出す。 - 特許庁
A shift circuit 202 shifts the data, obtained by bit combination between max data consisting of only an integer part and the μ data by L toward the MSB.例文帳に追加
シフト回路202において、整数部のみからなるmaxデータとμデータとをビット結合したデータを、LだけMSBに向けてシフトする。 - 特許庁
The shift register 81 extracts an output of an MSB and an output of a seventh stage by an exclusive OR circuit 83 and inputs the outputs to a first stage.例文帳に追加
シフトレジスタ81は、MSBの出力と7段目の出力を排他的論理和回路83により取り出して1段目に入力する。 - 特許庁
The plurality of code word detectors 321 are divided into groups, and MSB (Most Significant Bit) side GP and 2-bit GC are a common value in each group.例文帳に追加
複数の符号語検出器321はグループに分けられており、MSB側のGPおよび2ビットのGCはグループ毎に共通の値となる。 - 特許庁
A frame synchronism detection protecting circuit 22 detects fall of MSB of a frame number, and outputs a sector synchronizing signal at a detected time.例文帳に追加
フレーム同期検出保護回路22は、フレーム番号のMSBの立ち下がりを検出し、検出された時刻でセクタ同期信号を出力する。 - 特許庁
The second program operation which is an MSB program is performed to program the third cell to a PV3 state and simultaneously to program the second cell and the (k) cell to a PV2 state.例文帳に追加
MSBプログラムである第2プログラム動作を行い、第3セルをPV3状態にし、同時に第2セルおよび第kセルをPV2状態にプログラムする。 - 特許庁
In addition, an exclusive OR of MSB between an image data in the row and an image data in a row just before the row, each corresponding to the source line, is calculated in advance.例文帳に追加
また、その1行とその前の1行の画像データであって、ソースラインに対応する画像データ同士の間で、MSBの排他的論理和を計算しておく。 - 特許庁
| Copyright © Japan Patent office. All Rights Reserved. |
| この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。 |
| Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill. The contents of this document are licensed under the GNU Free Documentation License. Copyright (C) 1999 JM Project All rights reserved. |
| Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence |
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|