Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「pch」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「pch」に関連した英語例文の一覧と使い方(2ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

pchを含む例文一覧と使い方

該当件数 : 140



例文

Even of Nobj-γ≤Nch≤Nobj+γ is established, if Pomh-δ≤Pch≤Pobj+δ is not satisfied, as a result of comparing the supercharge pressure Pch with the target supercharge pressure Pobj (step S27), at least one of the air pump or the electric motor is deemed to be broken down.例文帳に追加

Nobj−γ≦Nch≦Nobj+γが成立しても、過給圧Pchを目標過給圧Pobjと比較した結果、Pobj−δ≦Pch≦Pobj+δが成立しなければ(ステップS27)、エアーポンプおよび電気モータの少なくとも一方が故障したと判定する。 - 特許庁

The second differential amplification portion 12 is provided with a differential pair of Pch MOS transistors MPT1 and MPT2, and a constant-current source 14.例文帳に追加

第2の差動増幅部12には差動対をなすPch MOSトランジスタMPT1及びMPT2と定電流源14が設けられる。 - 特許庁

A differential amplifier 5 detects a potential difference between a drain voltage of the Pch FET 3 and the source voltage monitored by the source voltage detection part 4.例文帳に追加

差動増幅器5はPchFET3のドレイン電圧とソース電圧検出部4でモニターしたソース電圧との電位差を検出する。 - 特許庁

Moreover, the drive from OFF to ON of the Pch MOSFET 5a for the evaluate period is quickened so as to change an output logical state with high sensitivity.例文帳に追加

また、エバリュエート期間のPchMOSFET5aのオフからオンへの駆動を高速化し、感度良く出力の論理状態を変化することができる。 - 特許庁

例文

The Nch MOS transistors NT1 and NT2 and a differential couple of Pch MOS transistors PT1 and PT2 are set to the same β ratio, respectively.例文帳に追加

Nch MOSトランジスタNT1及びNT2、差動対をなすPch MOSトランジスタPT1及びPT2は、それぞれ同一β比に設定される。 - 特許庁


例文

The amplifier 1 having a bypassing function has an amplification circuit AMP1, an Nch MOS transistor NMT1 and a Pch MOS transistor PMT1.例文帳に追加

バイパス機能付き増幅部1には、増幅回路AMP1、Nch MOSトランジスタNMT1、及びPch MOSトランジスタPMT1が設けられる。 - 特許庁

The Pch power MOS transistor PMT1 turns off at a time that a power supply 30 instantaneously stops, or at a time of reverse connection; and turns on when the power supply 30 normally established.例文帳に追加

PchパワーMOSトランジスタPMT1は電源30の瞬停時や逆接続時にオフし、電源30が正常にセットされたときにオンする。 - 特許庁

A semiconductor device 1 comprises an inverter INV1, an inverter INV2, a negative voltage generating circuit 4, a level shifter 11, and a Pch MOS transistor P1.例文帳に追加

半導体装置1には、インバータINV1、インバータINV2、負電圧発生回路4、レベルシフタ11、及びPch MOSトランジスタP1が設けられている。 - 特許庁

A Pch FET 3 performs switching such that a voltage is applied to a power amplifier 1 only when transmission of a communication device having the power amplifier 1 is performed.例文帳に追加

PchFET3は電力増幅器1を有する通信機器の送信時のみこの電力増幅器1へ電圧を印加するようにスイッチングを行う。 - 特許庁

例文

For example, when the START pulse from the core control logic circuit 33 goes high from a low level, the logic circuit 321 generates a high level gate pulse PCH.例文帳に追加

たとえば、コア制御ロジック回路からのSTARTパルスがロウレベルからハイレベルに変化すると、ロジック回路321がハイレベルのゲートパルスPCHを生成する。 - 特許庁

例文

VBTSEL is inputted to a Nch gate and a Pch gate of a transfer gate 7, a higher potential is connected always to the power source terminal 10 of the VBB generating circuit 3.例文帳に追加

トランスファーゲート7のNchゲート、Pchゲートには、VBTSELが入力し、高い方の電位が常にVBB発生回路3の電源端子10に接続される。 - 特許庁

A schedule notice section 17 informs the UE about the distribution schedule information through a PCH in a form of a paging message or a notice channel via a Node B interface section 11.例文帳に追加

スケジュール報知部17は配信スケジュール情報をNodeBインタフェース部11を介してPCHによるページングメッセージあるいは報知チャネルにてUEに通知する。 - 特許庁

Thus, it is possible to attain miniaturization of a circuit by reducing a memory capacity which is needed to be stored in the PCH/QCH amplitude restriction amplifier memories 51 and 52 beforehand.例文帳に追加

そのため、PCH/QCH振幅制限増幅用メモリ51、52に予め記憶しておく必要があるメモリ容量を削減し、回路の小型化を図ることができる。 - 特許庁

The voltage control section 20 prepares low current sources 5 to 7, Pch MOS transistors PMT 11 to 14, and Nch MOS transistors NMT 11 to 13.例文帳に追加

電圧制御部20には、低電流源5乃至7、Pch MOSトランジスタPMT11乃至14、及びNch MOSトランジスタNMT11乃至13が設けられる。 - 特許庁

P channel/Q channel for correctly demodulating phase modulated signal (PCH/QCH) bit shift parts 5 and 6 convert the data into an M bit smaller than the N bit by bit shifting the N bit amplitude data only for the number of shift bits.例文帳に追加

PCH/QCH用ビットシフト部5、6は、そのシフトビット数だけNビットの振幅データをビットシフトすることによりNビットよりも少ないMビットに変換する。 - 特許庁

The differential input stage 2 is a differential amplifying circuit comprising Pch MOS transistors EP1 and EP2 and Nch MOS transistors EN1 to EN3 forming differential pairs.例文帳に追加

差動入力段2は、PchMOSトランジスタEP1、EP2、及び差動対をなすNchMOSトランジスタEN1乃至EN3から構成された差動増幅回路である。 - 特許庁

The control unit 3 includes a power supply 11, a current source 12, a comparator CMP1, a resistor R1, and a switch SW1; and controls on/off operation of the Pch power MOS transistor PMT1.例文帳に追加

制御部3は電源11、電流源12、コンパレータCMP1、抵抗R1、及びスイッチSW1が設けられ、PchパワーMOSトランジスタPMT1のオン・オフ動作を制御する。 - 特許庁

To provide a mobile apparatus in a mobile communication system capable of more efficiently confirming the propriety of a PCH (polling channel) waiting timing so as to enhance a completion rate of arrived calls when the mobile apparatus awaits a call in an intermittent reception state.例文帳に追加

移動通信システムでの移動機で間欠受信の待ち受け時に、より効率的にPCH待ち受けタイミングの正当性を確認でき、着信の完了率を向上させる。 - 特許庁

This can reduce a gate-source resistance value of the first Pch MOSFET 5 at pull-up drive to suppress a reduction in driving speed.例文帳に追加

これにより、プルアップ駆動時に第1PchMOSFET5のゲート−ソース間の抵抗値を低下させることが可能となり、駆動スピードが低下することを抑制することが可能となる。 - 特許庁

A CS (cell station) 30 divides distribution information into N pieces, uses a PCH (paging channel) in an idled state and distributes the information.例文帳に追加

上記に取り上げた問題の内、通常の着信ができなくなる課題1を解決する為には、CSは、配信情報をN分割して、アイドル状態のPCHを使用し情報を配信する。 - 特許庁

A content distribution schedule is reported by a paging channel (PCH), and contents are simultaneously distributed to a terminal 100 by a common traffic channel (CTCH) in accordance with the content distribution schedule.例文帳に追加

ページングチャネル(PCH)によりコンテンツ配信スケジュールを通知し、共通トラフィックチャネル(CTCH)により、このコンテンツ配信スケジュールに従って、端末100に対してコンテンツを一斉配信する。 - 特許庁

An n-type hole barrier layer NHB in concentration higher than impurity concentration of n^--type base layer NB is provided between the n^--type base layer NB and a p-type channel forming layer PCH.例文帳に追加

そして、n^−型ベース層NBとp型チャネル形成層PCHの間に、n^−型ベース層NBの不純物濃度よりも高濃度のn型ホールバリア層NHBを設ける。 - 特許庁

A drain of the Pch power MOS transistor PMT1 is connected to a node N1, its source is connected to a node N2, and its gate inputs a signal output from the control unit 3.例文帳に追加

PchパワーMOSトランジスタPMT1はドレインがノードN1に接続され、ソースがノードN2に接続され、ゲートに制御部3から出力される信号が入力される。 - 特許庁

Likewise, the common rail pressure Pch at just before the fuel injection and a dynamic leakage quantity conformed to command pulse width for injection control both are sought from the preset second map data.例文帳に追加

また,燃料噴射の直前におけるコモンレール圧力Pch及び噴射制御用のコマンドパルス幅に対応した動的リーク量が,予め決められた第2マップデータから求められる。 - 特許庁

When the threshold voltage Vth of this Pch transistor is changed, proportions of the areas occupied by the N-type region 11a and the P-type regions 11b on a channel region 7 are changed.例文帳に追加

このPchトランジスタのしきい値電圧Vthを変更する際、チャネル領域7上でN型領域11aが締める面積とP型領域11bが占める面積の割合を変更する。 - 特許庁

To provide an inverse level shift circuit at a low cost with excellent reliability without using a Pch-DMOS(P-channel Double diffusion Metal Oxide Semiconductor) transistor that is configured on the same semiconductor substrate as a level shift circuit.例文帳に追加

Pch−DMOSトランジスタを使用せず、かつ、レベルシフト回路と同一半導体基板上に構成することで低コストで信頼性に優れた逆レベルシフト回路を提供する。 - 特許庁

A base station CS applies paging to each mobile station PS by using a control outgoing time slot to inform of the number of a simultaneous carrier and a control outgoing time slot (simultaneous PCH).例文帳に追加

制御用下りタイムスロットを用いて基地局CSが各移動局PSをページングし、一斉通報用キャリアや制御用下りタイムスロットの番号を報知する(一斉PCH)。 - 特許庁

The basic buffer circuit 14 contains a P well 21, an N well 22, an Nch transistor MN1 fitted in the P well 21 and a Pch transistor MP1 fitted in the N well 22.例文帳に追加

基本バッファ回路14は、Pウェル21と、Nウェル22と、Pウェル21の中に設けられたNchトランジスタMN1と、Nウェル22の中に設けられたPchトランジスタMP1と、を含む。 - 特許庁

To provide a semiconductor device having superior reliability in electric characteristics by preventing drop at the separating end of a Nch region or Pch region, and to provide a method for manufacturing the same.例文帳に追加

Nch領域、Pch領域の分離端あるいはPch領域の分離端の落ち込みを防止して電気特性の優れた信頼性の高い半導体装置とその製造方法を得る。 - 特許庁

Succeedingly, area data IPCH and a paging area number included in a paging channel PCH of each control signal in cells A2, A3, A4, B1, B2, are monitored in the cell A1 and it is reported to a center when any fault exists in the monitored data.例文帳に追加

続いて、セルA1において、セルA2,A3,A4,B1,B2の各制御信号のPCH内に含まれるI_PCHおよび一斉呼出しエリア番号をモニタし、異常があればセンタに通知する。 - 特許庁

To simultaneously form a power MOSFET (Nch or Pch MOSFET), a polycrystalline silicon diode, a polycrystalline silicon low resistor, and the resistor of polycrystalline silicon having a plurality of sheet resistors on the same substrate.例文帳に追加

パワーMOSFET(Nch又はPchMOSFET)、多結晶シリコンダイオード、多結晶シリコン低抵抗、複数のシート抵抗を持つ多結晶シリコンの抵抗を同時に同一基板上に形成する。 - 特許庁

The Schmidt trigger circuit 2 is provided with an inverter INV2, a Pch MOS transistor PT2, a Pch MOS transistor PT3, an Nch MOS transistor NT2 and an Nch MOS transistor NT3, and inputs the clock signal CLK and two signals outputted from the signal processing section 1 and outputs the noise-eliminated clock signal CLK from as an output signal Sout.例文帳に追加

シュミットトリガ回路2には、インバータINV2、Pch MOSトランジスタPT2、Pch MOSトランジスタPT3、Nch MOSトランジスタNT2、及びNch MOSトランジスタNT3が設けられ、クロック信号CLK及び信号処理部1から出力される2つの信号を入力し、ノイズが除去されたクロック信号CLKを出力信号Soutとして出力する。 - 特許庁

In this case, impurity concentration of the p-type latch-up preventing layer PL is set higher than that of the p-type channel forming layer PCH but lower than the p^+-type contact layer PC.例文帳に追加

このとき、p型ラッチアップ防止層PLの不純物濃度は、p型チャネル形成層PCHの不純物濃度よりも高く、p^+型コンタクト層PCの不純物濃度よりも低くなっている。 - 特許庁

The overvoltage protection part has a Pch transistor P1 connected between the bus line 42 and the transistor N3 and a Nch transistor N2 connected between a back gate of the transistor P1 and the power supply line 41.例文帳に追加

過電圧保護部は、バスライン42とトランジスタN3との間に接続されるPchトランジスタP1と、トランジスタP1のバックゲートと電源配線41との間に接続されるNchトランジスタN2とを有する。 - 特許庁

In the Pch MOS transistor PMT1, a source is connected with a high-potential side power supply Vdd, a gate is connected with the source, and a drain is connected with the side of the imaging section 40 (internal circuit) and the input terminal.例文帳に追加

Pch MOSトランジスタPMT1は、ソースが高電位側電源Vddに接続され、ゲートがソースに接続され、ドレインが撮像部40側(内部回路)と入力端子に接続される。 - 特許庁

Radio base stations 13_1-13_n distribute the group communication calling signal including the identification information of the group performing new group communication in both PCH(paging channel) of a control channel and ACCH(accessary control channel) of a communication channel.例文帳に追加

無線基地局13_1〜13_nは、新たなグループ通信を行うグループの識別情報を含むグループ通信呼出し信号を制御チャネルのPCHと通信チャネルのACCHの両方で配信する。 - 特許庁

A signal path composed of n-channel transistors M1 and M4, cascode-connected n-channel transistors (M5, M7) and (M6, M8), and p-channel transistors M11, M12 is configured as a three-stage amplifier circuit and functions as a gain path having a high gain and narrow band characteristics.例文帳に追加

NchトランジスタM1,M4→カスコード接続されたNchトランジスタ(M5,M7),(M6,M8)→PchトランジスタM11,M12からなる信号経路は3段の増幅回路として構成され、高利得で狭帯域の特性を有するゲイン・パスとして機能する。 - 特許庁

A second embodiment involves a physical layer control of a next higher level L2, interpreting paging indicator and configuring the physical layer L1 to process the paging data in a pre-specified PCH.例文帳に追加

第2の実施形態は、次に高いレベルL2の物理層コントロールが、ページングインジケータを解釈し、事前指定されたPCHにおけるページングデータを処理するように物理層L1を設定することに関する。 - 特許庁

As constituent materials for a first gate electrode 107 of an Nch transistor and for a second gate electrode 108 of a Pch transistor respectively, materials causing stresses of different magnitudes are used.例文帳に追加

Nchトランジスタの第1のゲート電極107及びPchトランジスタの第2のゲート電極108のそれぞれの構成材料として、互いに応力の大きさが異なる材料を用いている。 - 特許庁

In the detection circuit 20 of the acceleration sensor the back gate potential of the Pch-MOS21ca for constituting a switch 21c of a C-V conversion circuit 21, and an Nch-MOS21cb are made Vdd/2.例文帳に追加

加速度センサの検出回路20におけるC−V変換回路21のスイッチ21cを構成するPch−MOS21caとNch−MOS21cbのバックゲート電位がVdd/2となるようにする。 - 特許庁

When a signal level of the control signal SG2 is a "Low" level (-Vn), the Pch MOS transistor P1 is turned on and supplies power to a load that is provided at the side of the output terminal 3.例文帳に追加

そして、制御信号SG3の信号レベルが“Low”レベル(−Vn)のときに、Pch MOSトランジスタP1はオンして、出力端子3側に設けられた負荷に電力を供給する。 - 特許庁

A signal path from n-channel transistors M1, M4 to cascode-connected n-channel transistors (M5, M7), (M6, M8) to p-channel transistors M31, M32 is configured as a three-stage amplifier circuit, and functions as a gain path having characteristics of a high gain and narrow band.例文帳に追加

NchトランジスタM1,M4→カスコード接続されたNchトランジスタ(M5,M7),(M6,M8)→PchトランジスタM31,M32からなる信号経路は3段の増幅回路として構成され、高利得で狭帯域の特性を有するゲイン・パスとして機能する。 - 特許庁

To provide a transmission method of an overhead message which shortens time transmitted to an idle state of a mobile station and access hand- off time by changing a period to transmit an OHM in compliance with a state of traffic of a PCH.例文帳に追加

PCHのトラヒックの状態に応じてOHMを送信する周期を変えることにより移動局のアイドル状態へ遷移する時間とアクセスハンドオフ時間を短縮するオーバーヘッドメッセージの送信方法を提供する。 - 特許庁

To enable stress control on a channel region of a transistor without causing a defect or the like in a miniaturization process or in a device having both an Nch transistor and a Pch transistor.例文帳に追加

微細化プロセスにおいても、また、Nchトランジスタ及びPchトランジスタの両方を持つデバイスにおいても、欠陥等を発生させることなく、トランジスタのチャネル領域に対する応力制御を行うことを可能にする。 - 特許庁

Even when the voltage of a power source 4 is dropped and an enhancement type Pch transistor 51 and an enhancement type Nch transistor 52 constituting the inverter 22 can not operate, the output 102 of this circuit can be set at an L level.例文帳に追加

電源4の電圧が低下してインバータ22を構成するエンハンスメント型Pchトランジスタ51とエンハンスメント型Nchトランジスタ52が動作できなくなっても回路の出力102をLレベルとすることができる。 - 特許庁

The difference between a Pch charge pump drive signal width and an Nch charge pump drive signal width outputted by a phase comparator 4 is detected to perform feedback control, thereby controlling an EFM-PCK phase difference to an optimum position.例文帳に追加

位相比較器4から出力されるPchチャージポンプ駆動信号幅とNchチャージポンプ駆動信号幅との差を検出し、帰還制御することにより、EFM−PCK位相差を最適位置に制御する。 - 特許庁

Since an area at the lower part of the respective bonding pads is effectively utilized, the formation area of the Pch protective diode 14 and the Nch protective diode 15 can be increased and thus the electrostatic discharge resistance can be improved.例文帳に追加

各ボンディングパッドの下方の領域を有効に利用しているため、Pch保護ダイオード14及びNch保護ダイオード15の形成面積を増大させることができるので、静電耐圧を向上させることができる。 - 特許庁

A feedback voltage Vb resistively divided by the resistors R4, R5 provided between the low potential side power supply Vss and a drain of the Pch MOS transistor PMT3 is output to a (+) port of the comparator CMP1.例文帳に追加

Pch MOSトランジスタPMT3のドレインと低電位側電源Vssの間に設けられた抵抗R4及びR5で抵抗分割された帰還電圧Vbが、コンパレータCMP1の(+)ポートに出力される。 - 特許庁

According to the cylinder inner pressure PCYLSiL at the low-pressure side, the cylinder inner pressure PCYLSiH at the high-pressure side, the reference pressure PCL at the low-pressure side and the reference pressure PCH at the high-pressure side, corrected cylinder inner pressure PCYLi is calculated (S25).例文帳に追加

低圧側筒内圧PCYLSiL、高圧側筒内圧PCYLSiH、低圧側基準圧PCL、及び高圧側基準圧PCHに応じて、補正筒内圧PCYLiが算出される(S25)。 - 特許庁

例文

A WTRU (wireless transmit/receive unit) receives an HS-DSCH (high speed downlink shared channel) transmission only if the WTRU is in a Cell-FACH state, Cell-PCH state or URA-PCH state, and determines based on an H-RNTI (HS-DSCH radio network temporary identifier) associated with the WTRU whether to process the HS-DSCH transmission.例文帳に追加

WTRU(無線送受信ユニット)は、前記WTRUが、Cell_FACH状態、Cell_PCH状態またはURA_PCH状態にあることを条件に、HS−DSCH(高速ダウンリンク共有チャネル)伝送を受信し、および前記WTRUに関連付けられたH−RNTI(HS−DSCH無線ネットワーク一時識別子)に基づいて前記HS−DSCH伝送を処理すべきか否かを決定する。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS