Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「clock position」に関連した英語例文の一覧と使い方(7ページ目) - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「clock position」に関連した英語例文の一覧と使い方(7ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定

Weblio 辞書 > 英和辞典・和英辞典 > clock positionに関連した英語例文

セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

clock positionの部分一致の例文一覧と使い方

該当件数 : 353



例文

Consequently, when hearing the time signal sound and looking back to the wall clock 10, the keyboard of the scale is impressed correlatively with the time signal sound, and thereby even an infant who cannot understand the timepiece can store the scale of the time signal correlatively with the image (position) of a specific keyboard.例文帳に追加

従って、時報音を聞いて掛時計10を振り向くと、時報音と関連付けてその音階の鍵盤が印象に刻まれ、時計を理解できない乳幼児でも、特定の鍵盤のイメージ(位置)に関連付けて時報の音階を記憶できる。 - 特許庁

A linear velocity detecting means 7 monitors the linear velocity at the recording position on the optical disk 1 from the frequency of this wobble clock and when the linear velocity is within a prescribed range, the means 7 makes a recording signal processing means 6 perform a recording by operating it.例文帳に追加

線速度検出手段7は、このウォブルクロックdの周波数から光ディスク1での記録位置の線速度を監視し、この線速度が所定の範囲内にあるとき、記録信号処理手段6を動作させて記録を行なわせる。 - 特許庁

The phase deviation of the reproducing clock PCLK generated in a PLL circuit 108 according to a mark signal (TPP) on a disk 1 is steeply corrected according to a phase deviation amount ERR based on a training pattern of a frame start position, and is finely corrected according to the phase deviation amount ERR based on a pre-code of a start position of each segment.例文帳に追加

ディスク1上のマーク信号(TPP)に応じてPLL回路108にて生成された再生クロックPCLKの位相ずれは、フレーム開始位置のトレーニングパターンに基づく位相ずれ量ERRに応じて急峻に補正され、且つ、各セグメントの開始位置のプリコードに基づく位相ずれ量ERRに応じて微細に補正される。 - 特許庁

A method for designing a clock signal providing circuit is made optimum for exchanging and moving circuit elements among groups of circuit elements, summing up a distance between a position of the circuit element and a central position for every group before and after execution, maintaining groups after execution when the summed up value of all the groups decreases, and maintaining the groups before execution when the value does not decrease.例文帳に追加

回路素子のグループ間で回路素子の交換、移動を実行し、当該実行の前後でグループごとに回路素子の位置と中心位置との距離の合計し更に全グループについて合計した値が減少する場合には当該実行後のグループを維持し減少しない場合には当該実行前のグループを維持する最適化を実行する構成である。 - 特許庁

例文

The data processing device receives the radio signals from the moving-body equipment terminal via the radio relay device, and based on the position information and the clock-time information, calculates time necessary for the moving body to move through a preset distance in the radio area.例文帳に追加

データ処理装置は、無線中継装置を介して移動体装着端末からの無線信号を受信し、位置情報及び時刻情報に基づき、移動体が無線エリア内において予め設定された距離を移動するのにかかる時間を算出する。 - 特許庁


例文

And so in this computer system, a speed of a clock supplied to the flexible disc controller 15 is maximized, and then while the interval for outputting step pulses is minimized, the command for moving the head to the predetermined position is executed on an unconnected flexible disc 16.例文帳に追加

そこで、このコンピュータシステムでは、フレキシブルディスクコントローラ15に供給されるクロックを最速し、かつ、ステップパルスを出力する間隔を最短にした上で、ヘッドを所定の位置に移動させるためのコマンドを未接続のフレキシブルディスク16について実行する。 - 特許庁

A clock reproducing section 20 ANDs bits of standardized digital data and bits of 0xOFF, determines a distance between a frequency and a convergent point in sample data and extracts a sampling position where the distance is minimized, as a Nyquist point.例文帳に追加

クロック再生部20は、規格化されたデジタルデータの各ビットと0x0FFFとの各ビットとのANDをとり、その結果から、サンプルデータにおける周波数と収束点との距離を求め、その距離が最も小さくなるサンプリング位置をナイキスト点として抽出する。 - 特許庁

In the ink jet recording apparatus for printing by ejecting an ink from an ink jet nozzle, a counter 21 for starting a clock counting operation from a printing starting position is provided such that idle ejection is executed immediately before a following scanning operation after an output of the counter 21 exceeds a predetermined value.例文帳に追加

インクジェットノズルからインクを吐出して印字を行なうインクジェット記録装置において、印字開始位置からクロックのカウントを開始するカウンタ21を設け、該カウンタ21の出力が所定値を超えた次の走査の直前に空吐出を行なうように構成する。 - 特許庁

Three reference positions corresponding to the three feature positions in a reference symbol term preceding to the current symbol term S_P[i] are detected and a clock error is calculated from a position difference between the three reference positions and the three feature positions in the current symbol term S_P[i].例文帳に追加

現シンボル期間S_P[i]よりも前の基準シンボル期間において3つの特徴位置に対応する3つの基準位置を検出しておき、3つの基準位置と、現シンボル期間S_P[i]における3つの特徴位置との位置差からクロック誤差を検出する。 - 特許庁

例文

A synchronous insertion and protection part 232 sets a synchronous protect window according to the synchronous detection signal, counts a reproduction clock generated from a voltage controlled oscillator and generates the synchronous protect window signal when the count value corresponds to the generating position of the synchronized signal.例文帳に追加

同期挿入及び保護部232は、同期検出信号に応じて同期保護ウィンドウを設定し、電圧制御発振器から生成された再生クロックを計数して、その計数値が同期信号の発生位置に対応すると、同期保護ウィンドウ信号を発生する。 - 特許庁

例文

Further, an analog switch drive circuit 140 is provided at a position close to an analog switch circuit 105, and an analog switch drive signal 141 supplied from the clock processing circuit 300 is boosted just before the analog switch circuit 105 and fed to the analog switch circuit 105.例文帳に追加

また、アナログスイッチ回路105に近接する位置にアナログスイッチ駆動回路104を設け、クロック処理回路300から供給されるアナログスイッチ駆動信号141をアナログスイッチ回路105に至る直前で昇圧してアナログスイッチ回路105に供給する。 - 特許庁

An error detection part 14 of an OFDM wave measuring apparatus 1 performs addition of a 4-symbol unit on a time base to orthogonally demodulated baseband signals, and detects a frequency error, a symbol head position a0 and a clock error a1 by guard correlation processing.例文帳に追加

OFDM波測定装置1の誤差検出部14は、直交復調されたベースバンド信号に対し、時間軸上で4シンボル単位の加算を行い、ガード相関処理によって、周波数誤差、シンボル先頭位置a0及びクロック誤差a1を検出する。 - 特許庁

A periodic counter for detecting the cycle of an encoder signal starts operation from the point at which the motor moves to a prescribed position X1 (countup) after the starting of the revolution thereof, and counts an external clock pulse during a period from the detection of an encoder edge to the detection of a next encoder edge.例文帳に追加

エンコーダ信号の周期を検出する周期カウンタは、モータの回転開始後、所定位置X1まで移動(カウントアップ)したところからその動作を開始し、エンコーダエッジを検出してから次のエッジを検出するまでの間、外部クロックパルスをカウントアップしていく。 - 特許庁

In the loop playback processing in one playback processing task, the CPU 12 outputs each sample after a beat point sample to be a readout position to a sound system 19 one by one in synchronization with a clock signal while shifting the readout position of the sample to a rear beat point sample in sound waveform data every time a beat signal is generated by a beat signal generation part 15.例文帳に追加

1つの再生処理タスクにおけるループ再生処理において、CPU12は、拍信号発生部15が拍信号を発生するたびに、サンプルの読み出し位置をその音波形データにおける後方の拍点サンプルへとシフトしつつ、読み出し位置となった拍点サンプル以後のサンプルの各々をクロック信号と同期してサウンドシステム19へ1つずつ出力する。 - 特許庁

Or, the pixel data of first video image data in the plurality of video image data are arranged at a pixel data transmission position prescribed in the format, an assignment is made for arranging the other video image data except the first ones at a data transmission position in a blanking period prescribed by the format, and the video image data in the format composited by the assignment are output in synchronization with the pixel clock.例文帳に追加

或いは、複数の映像データの内の、第1の映像データの画素データを、前記フォーマットで規定された画素データ伝送位置に配置し、第1の映像データ以外の他の映像データを、前記フォーマットで規定されたブランキング期間内のデータ伝送位置に配置する割り当てを行い、その割り当てで合成された前記フォーマットの映像データを、画素クロックに同期して出力する。 - 特許庁

In a recorder which carries out transfer control of a carriage by using a brushless DC motor 1314, the angle position of the motor is detected by an angle detection unit 1315, a commutation timing generating block 1323 generates a commutation timing signal according to the detected angle position, and a second commutation timing generating block 206 generates a commutation timing signal according to a reference clock.例文帳に追加

ブラシレスDCモータ1314を用いてキャリッジの移動制御を行う記録装置において、角度検出部1315によってモータの角度位置を検出し、転流タイミング生成ブロック1323は、検出された角度位置に基づいて転流タイミング信号を生成し、第2の転流タイミング生成ブロック206は、基準クロックに基づいて転流タイミング信号を生成する。 - 特許庁

An information processor 10 includes: a track list generation section 168 for generating a track list which is a list of a track group including at least a movement locus track generated from movement locus information including position information and clock time information corresponding to the position information; and a display control section 172 for displaying a list screen including the track list on a display device.例文帳に追加

情報処理装置10は、位置情報及び上記位置情報と対応する時刻情報を含む移動軌跡情報から生成される移動軌跡トラックを少なくとも含むトラック群の一覧であるトラックリストを生成するトラックリスト生成部168と、上記トラックリストを含むリスト画面を表示装置に表示させる表示制御部172とを有する。 - 特許庁

The signal analyzer comprises a phase demodulator 32 which receives a serial binary input signal and continuously generates edge position data signals representing shift positions of this serial binary input signal, and a decimeter 39, coupled through an anti-aliasing filter 36 to the phase demodulator, for generating phase data from the edge position data signals synchronously with a system clock signal and asynchronously with the generation of edges.例文帳に追加

シリアル2進入力信号を受け、このシリアル2進入力信号の遷移位置を表すエッジ位置データ信号を連続的に発生する位相復調器32と;アンチエリアシング・フィルタ36を介して位相復調器に結合され、システム・クロック信号に同期して且つエッジの発生と非同期にエッジ位置データ信号から位相データを発生するデシメータ39とで構成する。 - 特許庁

Then, the reproduced clock signal is subjected to phase detection to thereby determine phase variation of each bit position (S3), and the phase variation is subjected to filter processing in a jitter measuring band specified beforehand by the bit rate of the data signal to the phase variation, to thereby determine the pattern-dependent jitter in each bit (S4).例文帳に追加

そして、再生されたクロック信号を位相検波して各ビット位置の位相変動量を求め(S3)、その位相変動量に対してデータ信号のビットレートによって予め規定されているジッタ測定の帯域でフィルタ処理することで、ビット毎のパターン依存性ジッタを求める(S4)。 - 特許庁

Timing errors in connection with that the data signal 54 comes close to the transition of the clock signal 12 and transits, are minimized and more reliable communication is established by setting the delay of the data signal 54 to the middle position between two delays bringing about the detection of the specific logical value.例文帳に追加

データ信号(54)の遅延を、特定の論理値の検出をもたらす2つの遅延の中間の位置にセットすることによって、データ信号(54)が、クロック信号(12)の遷移に近接して遷移することに関連するタイミングエラーを最小限にし、より信頼できる通信が、確立される。 - 特許庁

The method of recording the optical disk and the method thereof record the clock stabilization information in a part of a unit block adjacent to the recording discontinuity position on the signal track of the optical disk where the auxiliary signal of dividing the signal track into unit blocks is pre-formatted in an area other than the signal track.例文帳に追加

光ディスク記録方法及びその装置は、信号トラックを単位ブロックに区分する補助信号が信号トラックとは別途の領域にプリフォーマットされた光ディスクの信号トラックの不連続記録位置に隣接した単位ブロックの一部分にクロック安定化情報を記録する。 - 特許庁

The clock pawls 701, 702 of the mounting bracket 7 are slid in the lock grooves 2a, 3a of the protruded portions 2, 3 engaging the lock pawls to make position adjustment of the hook bolt mounted on the mounting bracket to the level of a lateral pipe, and then the hook bolt is locked to the lateral pipe.例文帳に追加

取付金具7の係止爪701、702を、この係止爪が係合している突条部2、3の係止溝2a、3a内を摺動させて、この取付金具に取付けてあるフックボルトの位置を横パイプのレベルに調整した後で、このフックボルトを横パイプに掛止する。 - 特許庁

When the position of a user having a GPS(global positioning system) receiver and the initial estimated value of a clock error are set (step S11), the GPS receiver sets the parameter value indicating the state of its own device (step S12), acquires the observation data of all visible GPS satellites (step S13), and evaluates a Lagrangian factor term (step S14).例文帳に追加

GPS受信装置を所有したユーザの位置及びクロック誤差の初期推定値が設定されると(ステップS11)、自装置の状態を示すパラメータ値を設定し(ステップS12)、可視GPS衛星全ての観測データを取得し(ステップS13)、ラグランジュ要素項の評価を行なう(ステップS14)。 - 特許庁

In the dot position deviation detection/control part 110, the time of scanning the laser beam between the detection means is measured and compared with scanning time in the case that ideal scanning is performed or the like and the deviation amount of the scanning time is obtained and outputted to a pixel clock generation part 120.例文帳に追加

ドット位置ずれ検出・制御部110では、検出手段間をレーザ光が走査される時間を測定し、理想的な走査が行われた場合における走査時間と比較するなどして走査時間のずれ量を求め画素クロック生成部120へ出力する。 - 特許庁

A display control device 1 related to the present invention, when receiving a user's determination instruction while a date-and-time icon is arranged at a specific position on a menu screen, shifts the menu screen to a date-and-time screen including at least one of a calendar image and a clock image.例文帳に追加

本発明にかかる表示制御装置1は、メニュー画面において日時アイコンが特定の位置に配置されているときに、ユーザの決定指示を受け付けた場合、メニュー画面を、カレンダーの画像および時計の画像のうち少なくとも一方を含む日時画面に遷移させる。 - 特許庁

To provide a magnetic disk device wherein a head position control can be improved in accuracy as a result, by making it possible to generate a highly accurate positional error signal by A/D conversion processing using a sampling clock phase-locked with each burst signal in reproduction processing for reproduce positional information.例文帳に追加

位置情報を再生する再生処理において、各バースト信号に位相同期されたサンプリングクロックを使用したA/D変換処理により、高精度の位置誤差信号を生成できるようにして、結果的にヘッド位置決め制御の精度を向上できる磁気ディスク装置を提供することにある。 - 特許庁

A count value of a frequency dividing counter 3 which determines a communication rate is compared with a value calculated from a difference between a falling delay and a start-up delay by a comparing circuit 4, and data are received with a coincident signal being made a data reception shift clock (S201), thereby enabling reception data to be captured at an optimum position.例文帳に追加

通信速度を決定する分周カウンタ3のカウント値と、立下り遅延と立上り遅延の差から算出された値を比較回路4で比較し、一致した信号をデータ受信シフトクロック(S201)としてデータを受信することで、最適の位置で受信データを取り込むことが実現できる。 - 特許庁

To provide an optical disk recording/reproducing device capable of producing the sampling clock subjected to phase control while the accurate phase information is obtained in the optical disk whereon the address information showing the same recording/reproducing position is multiplex recorded (or recorded by plural address patterns).例文帳に追加

同一記録再生位置を示すアドレス情報が多重記録(または複数のアドレスパターンにより記録)されている光ディスクにおいて、正確な位相情報が得て、位相制御のなされたサンプリングクロックを生成することのできる光ディスク記録再生装置を提供する。 - 特許庁

This synchronous counter circuit for outputting a count data while synchronized with a clock includes a count data generating means 12 for determining which is a before- or after-position of an leading-up edge in a measured signal, using a timing signal as a reference, and for adding a determination result therein to the count data to be output.例文帳に追加

クロックに同期してカウントデータを出力する同期カウンタ回路であって、被測定信号の立ち上がりエッジがクロックの任意のタイミングを基準に前に位置するか後ろに位置するかを判別し、当該判別結果をカウントデータに付加して出力するカウントデータ生成手段(1、2)を設ける。 - 特許庁

Each period of an angle signal NE is measured by up-counting a clock CK0 by using a counter 26, and the count value is down-counted at the rate of 1/K of up-counting by using a counter 29, to thereby detect a standard position (chipped tooth part 32b) as a borrow signal BO.例文帳に追加

カウンタ26を用いてクロックCK0をアップカウントすることにより角度信号NEの各周期を計測し、そのカウント値をカウンタ29を用いて上記アップカウントの1/Kの割合でダウンカウントすることにより、ボロー信号BOとして基準位置(欠歯部分32b)を検出する。 - 特許庁

In the imaging apparatus for imaging with the use of the plurality of laser beams, a VDO2 as a part of an image data signal is delayed so that an emission timing difference of laser beams at an image write position does not become an integral multiple of an image clock period (with reference to S117).例文帳に追加

複数のレーザビームを用いて画像形成する画像形成装置において、画像書き出し位置における各レーザビームの発光タイミングの差が、画像クロックの周期の整数倍にならないように、画像データ信号の一部であるVDO2を遅延させる(S117参照)。 - 特許庁

The radio timepiece 1 is comprised of a metallic dial plate 20 equipped with an aperture 22 and a receiving antenna 51 receiving the standard wave including clock time data which is arranged in a case 10 at the position behind the aperture 22 of dial plate 20, facing to the aperture 22 substantially.例文帳に追加

電波時計1は、開口部22を備えた金属製文字板20と、時刻データを含む標準電波を受信する受信アンテナ51であって、文字板20の開口部22の背後で且つ該開口部22に実質的に対面する位置においてケース10内に配置されたものとを有する。 - 特許庁

An output terminal (output tap) whose phase coincides with the phase of an operation clock of the VCO 300 is selected by using the function of the DPLL circuit and succeeding optimum VCO oscillation frequency is determined from the selected output tap position and current VCO oscillation frequency and the current VCO oscillation frequency is switched to the determined frequency.例文帳に追加

DPLL回路の機能を用いてVCO300の動作クロックと位相が一致する出力端子(出力タップ)を選択し、この選択された出力タップ位置と現在のVCO発振周波数とから次の最適なVCO発振周波数を決定し、切り替える。 - 特許庁

The PBX 1 references a database 7 to obtain a name of place, reference a database 9 based on the name of place to obtain a voice message, add a voice message relating to time information of a transmission time of the position information registration request radio wave from a clock device 6 to the message, register the resulting message to a database 8 as current position information and informs the PS 3 of it.例文帳に追加

PBX1は入力された位置情報に基づいて、データベース7を参照して場所名を求め、更にその場所名でデータベース9を参照して音声メッセージを求め、これに時計装置6からの位置情報登録要求電波発信時刻の時刻情報に関する音声メッセージを付加して、それを現在位置情報としてデータベース8に登録すると共にPS3に通知する。 - 特許庁

A peak detector 9 updates a stored current in a current memory 10 when a resultant current outputted from a current suming circuit 5 is greater than a maximum value of the preceding resultant current stored in the current memory 10 within a time when a position counter 13 counts a clock pulse by one period of a spread spectrum code and provides the output of the count at that time to a position output section 14.例文帳に追加

ピーク検出器9は、位置カウンタ13がスペクトル拡散符号の1周期分、クロックパルスを計数する時間内で、電流合成回路5が出力する合成電流値が、電流メモリ10に記憶されていたそれ以前の合成電流値の最大値よりも大きい場合に、電流メモリ10の記憶電流値を更新するとともに、そのときの計数値を位置出力部14に出力する。 - 特許庁

The lever device of this chronograph clock has a rotatable first operation lever 510, a second operation lever 512 rotatably arranged on the first operation lever and an operation lever regulating member 516 arranged on the first operation lever and having an operation lever regulating part 516b for regulating a rotational directional position of the second operation lever.例文帳に追加

クロノグラフ時計のレバー装置は、回転可能な第1の作動レバー510と、第1の作動レバーに回転可能に設けられた第2の作動レバー512と、第1の作動レバーに設けられ、第2の作動レバーの回転方向の位置を規正する作動レバー規正部516bを有する作動レバー規正部材516とを有する。 - 特許庁

To provide an identification voltage control circuit and method of a clock data reproducing circuit with an identification voltage applying function capable of optically controlling an identification position at each light receiving level, and improving error rate characteristics compared with a conventional identifying circuit to which an identification point is fixed, and preventing any floor from being generated.例文帳に追加

各受光レベルで識別位置を最適に制御することができ、識別点が固定されていた従来の識別回路に比べてエラーレート特性が改善され、フロアーを生じることがなくなる識別電圧付与機能付きクロックデータ再生回路の識別電圧制御回路と識別電圧制御方法を提案する。 - 特許庁

To provide a life clock, concerning life administration of living, while recognizing the whole picture of a self goal age to live and the time allowed left-behind life every day, verifying to adjust circumstances the self occupies via his present position of life, to exclude a life of letting it take its own course.例文帳に追加

本発明は、なりゆき人生を排除するために、自己の生存目標年齢や残された人生の持ち時間の全容を日々に認識し、自分がいま人生のどの位置にどのような状況にあるかを常に検証・調整しながら歩むための、人生管理に関する人生時計を提供する。 - 特許庁

A fraudulence prevention circuit I is provided with the first counter 54 which updates its counter value per updating cycle of the internal clock output from an oscillation circuit 53 and a register 55 for storing the counter value of the first counter 54 when the signal level of the prize winning signal (illegal prize winning signal N1) shifts to a different position.例文帳に追加

不正防止回路Iは、発振回路53が出力する内部クロックの更新周期毎にカウンタ値を更新する第1カウンタ54と、入賞信号(不正入賞信号N1)の信号レベルが異なる状態に遷移したときに第1カウンタ54のカウンタ値を記憶するレジスタ55を備える。 - 特許庁

In this analog clock 1 composed of the movement frame 2 and the analog mechanism module 3 incorporated into the movement frame 2, the movement frame 2 has an inward projecting projection 5 and a projection recessed part 6, and is constituted so as to position the analog mechanism module 3 by deformation of the projection 5 and the projection recessed part 6.例文帳に追加

ムーブメント枠2およびムーブメント枠2に組み込まれるアナログ機構モジュール3から構成されるアナログ時計1において、ムーブメント枠2は内側に向けて突出する突起5および突起凹部6を備え、突起5および突起凹部6の変形によりアナログ機構モジュール3の位置決めがなされる構成とした。 - 特許庁

A fraudulence prevention circuit I is provided with the first counter 54 which updates its counter value per updating cycle of the internal clock output from an oscillation circuit 53 and a register 55 for storing the counter value of the first counter 54 when the signal level of the start operation signal (illegal start operation signal N1) shifts to a different position.例文帳に追加

不正防止回路Iは、発振回路53が出力する内部クロックの更新周期毎にカウンタ値を更新する第1カウンタ54と、開始操作信号(不正開始操作信号N1)の信号レベルが異なる状態に遷移したときに第1カウンタ54のカウンタ値を記憶するレジスタ55を備える。 - 特許庁

A CPU 301 has a D/A converter 301a for converting a digital value (for example, 8 bit) to an analog value, etc., therein and changes the phase difference of the pixel clock signals CLK 1 and CLK 2 outputted from VCOs 303a and 303b by changing the value of the data to be set in the D/A converter 301a at the time of writing position regulation.例文帳に追加

CPU301は、内部にデジタル値(例えば、8ビット)をアナログ値に変換するD/A変換器301aなどを備えており、書込位置調整時にはD/A変換器301aにセットするデータの値を変えて、VCO303a,303bから出力される画素クロック信号CLK1,CLK2の位相差を変える。 - 特許庁

A section position indicating ECC of (N-1)th of output NRZI synchronizing to a recording clock is made a second error check point, by judging an error at the first error check point, even if a transfer error is caused in the Nth ECC processing on a memory controller, recording of ECC unit to the (N-1)th can be performed.例文帳に追加

記録クロックに同期した出力NRZIの(N−1)番目のECCを示す区切り位置を第2エラーチェックポイントとし、第1エラーチェックポイントでのエラーを判断することより、メモリコントローラ上でN番目のECC処理で転送エラーが発生しても、(N−1)番目までのECC単位の記録を行うことができる。 - 特許庁

In the delay amount control circuit 210, an output signal of a voltage controlled oscillator 211 is constituted by connecting a plurality of stages of delay elements 211a having the same constitution as each delay element 221 of the delay circuit 220 in ring-form, and is locked at a position where the delay amount of the delay element 211a becomes integer-th part of a single period of a reference clock.例文帳に追加

この遅延量制御回路210では、遅延回路220の各遅延素子221と同一の構成を有する複数段の遅延素子211aをリング状に接続して構成される電圧制御発振器211の出力信号を、遅延素子211aの遅延量が基準クロックの1周期の整数分の1となるところでロックする。 - 特許庁

An operation clock DCK of the signal generation part 27A generated by a digital function generator 28 is stepwise reduced at a prescribed rate as the zone number increases according to the zone number detected by the track/zone position detecting part 25A, and the time base of the laser output control signal and the laser deflection control signal are stepwise reduced.例文帳に追加

ディジタル関数発生器28が発生する信号発生部27Aの動作クロックDCKは、トラック/ゾーン位置検出部25Aで検出されたゾーン番号に応じて、ゾーン番号が大きくなるに従い、所定の割合で段階的に小さくされ、レーザ出力制御信号とレーザ偏向制御信号の時間軸が段階的に縮小される。 - 特許庁

First and second clock signals are formed, for performing blanking of an electron beam made incident on concentric tracks of the substrate on the surface of which the concentric tracks having a prescribed reference point as a center and equal pitches are regulated and which is moved along a spiral track corresponding to the concentric tracks relatively to the radiation position of the electron beam.例文帳に追加

表面に所定の基準点を中心とする等ピッチ同心円トラックが規定され、電子線の照射位置に対して前記同心円トラックに対応する螺旋トラックに沿って相対移動される基板の前記同心円トラック上に入射する電子線をブランキングさせるための、第1クロック信号及び第2クロック信号を形成する。 - 特許庁

In the VLIW system processor core having a function of restoring a compression instruction and executing it, at the processing stage of restoring the compression instruction, a part where NOP instruction is inserted is detected based on the instruction position information, and a decode circuit and an execution circuit corresponding to the part are made inactive by interrupting an operation clock, for example.例文帳に追加

圧縮命令を復元して実行する機能を有したVLIW方式のプロセッサコアにおいて、圧縮命令を復元する処理ステージに命令位置情報に基づきNOP命令が挿入されていた箇所を検出して、その箇所に対応するデコード回路と実行回路とを例えば動作クロックを断つなどして非アクティブにするようにした。 - 特許庁

The timing synchronizing circuit 13 is provided with a symbol boundary calculation circuit 43 for performing filtering to the correlation peak value of a guard interval and estimating a symbol boundary value Nx, a symbol boundary correction circuit 44 for calculating the clock phase error on the basis of the symbol boundary position Nx and a start flag generation circuit 45 for generating a start flag for an FFT operation.例文帳に追加

タイミング同期回路13は、ガードインターバルの相関ピーク値に対してフィルタリングを行いシンボル境界値Nxを推定するシンボル境界算出回路43と、シンボル境界位置Nxに基づきクロック位相誤差を算出するシンボル境界補正回路44と、FFT演算のためのスタートフラグを発生するスタートフラグ生成回路45とを有している。 - 特許庁

To drive a stepping motor again from such stop position as electrification to a motor driver was cut off when the electrification to the motor driver is resumed after the electrification to the motor driver was cut off, relating to a stepping motor control device that uses a motor driver of clock input method and an image reader which performs scanning operation on a picture by utilizing it.例文帳に追加

クロック入力方式のモータドライバを用いたステッピングモータ制御装置及びそれを利用して画像の読取動作を行う画像読取装置において、モータドライバへの通電が遮断された後、再びモータドライバへの通電が再開した際に、モータドライバへの通電が遮断された際の停止位置からステッピングモータを再駆動できるようにすること。 - 特許庁

例文

The TDI type image sensor has a vertical scanning circuit including a shift register circuit and a line selection circuit and switches a vertical transfer direction in an optional position of an imaging area, according to an input clock to the shift register circuit to capture an image, and only signals vertically transferred to a horizontal transfer part are time-delay-integrated and read.例文帳に追加

本発明によるTDI方式イメージセンサは、シフトレジスタ回路とライン選択回路を含んだ垂直走査回路を有し、シフトレジスタ回路への入力クロックに応じて撮像エリアの任意の位置で垂直転送方向を切り替えて撮像するもので、水平転送部へと向かって垂直転送される信号だけが時間遅延積分されて読み出される。 - 特許庁




  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2025 GRAS Group, Inc.RSS