| 意味 | 例文 (22件) |
sel-2とは 意味・読み方・使い方
追加できません
(登録数上限)
遺伝子名称シソーラスでの「sel-2」の意味 |
|
sel-2
| worm | 遺伝子名 | sel-2 |
| 同義語(エイリアス) | ||
| SWISS-PROTのID | --- | |
| EntrezGeneのID | --- | |
| その他のDBのID | WormBase:WBGene00004760 |
| yeast | 遺伝子名 | SEL2 |
| 同義語(エイリアス) | High-affinity sulfate transporter 2; Sulfate permease 2; SUL2; YLR092W; high affinity sulfate permease; L9449.1 | |
| SWISS-PROTのID | SWISS-PROT:Q12325 | |
| EntrezGeneのID | EntrezGene:850781 | |
| その他のDBのID | SGD:S000004082 |
本文中に表示されているデータベースの説明
「sel-2」の部分一致の例文検索結果
該当件数 : 22件
The method first generates a 2 bit gray selector (Gray Sel).例文帳に追加
最初に、2ビットのグレイセレクタ(GraySel)を生成する。 - 特許庁
Switch control of bidirectional buffers 15 and 16 necessary for accessing to writing (DMA transfer by the network processing part) and reading of an execution program in downloading the program is performed by SEL 1 and SEL 2 signals of a memory selection part 123.例文帳に追加
プログラムのダウンロード時の書込(ネットワーク処理部によるDMA転送)と実行プログラムの読出のアクセスに必要な双方向バッファ15,16の切替制御をメモリ選択部123のSEL1,SEL2信号によって行う。 - 特許庁
This storage device sharing system 1 is provided with a single storage device 2 (for example, hard disk drive), a plurality of hosts 3 and a SEL/arbitration part 4 for arbitrating access from the hosts 3 to the storage device 2.例文帳に追加
記憶装置共有システム1は、単数の記憶装置2(例えば、ハードディスクドライブ)と、複数のホスト3と、記憶装置2に対するホスト3のアクセスを調停するSEL/調停部4とを備える。 - 特許庁
An allocation control circuit 3 stores the memory size that the CPUs 1, 2 require for each task, and controls selectors SEL 1, 2, 3, 4 and multiplexers MUX 1, 2 in accordance with the tasks performed, thereby allocating the memory of the memory size needed to the CPUs 1, 2.例文帳に追加
割当制御回路3は、タスク毎にCPU1、2が必要とするメモリサイズを記憶しており、行われるタスクに応じてセレクタSEL1、2、3、4及びマルチプレクサMUX1、2を制御することにより、CPU1、2の夫々に必要なメモリサイズ分のメモリを割り当てる。 - 特許庁
When an input selection signal of an SEL 7 goes to a 'Hi' from a 'Lo', an output of an OR gate 12 shifts from the 'Lo' to the 'Hi' and the tri-state inverter 2 is disabled.例文帳に追加
SEL7の入力選択信号“Lo”から“Hi”へ移行し、ORゲート12出力は“Lo”から“Hi”へ移行、トライステートインバータ2は非イネーブルになる。 - 特許庁
This 2 bit selector is then processed in a second stage to produce a binary Sel decision which minimizes the compression noise evident in the reconstructed image.例文帳に追加
この2ビットのセレクタは、次に、第2ステージで処理されて、再構成された画像において明らかな圧縮ノイズを最小にするバイナリのSel決定が生成される。 - 特許庁
The nonvolatile semiconductor memory device according to an embodiment includes: a memory cell MC-sel that consists of a variable resistive element VR and a capacitor CP which are connected in series between first and second conductive wires WL1 and BL1; and control circuits 2 and 3 which apply the first or second voltage pulse to the memory cell MC-sel.例文帳に追加
実施形態に係わる不揮発性半導体記憶装置は、第1及び第2の導電線WL1,BL1間に直列接続される可変抵抗素子VR及びキャパシタCPから構成されるメモリセルMC−selと、メモリセルMC−selに第1又は第2の電圧パルスを印加する制御回路2,3とを備える。 - 特許庁
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解! -
「sel-2」の部分一致の例文検索結果
該当件数 : 22件
Keys KEY 7-KEY 12 are validated while the selection instruction SEL is "P2", and the control part 2 can determine which of the keys KEY 7-KEY 12 is inputted.例文帳に追加
また、選択指令SELが「P2」である期間においては、キーKEY7〜KEY12が有効となり、制御部2は、キーKEY7〜KEY12のうちいずれのキーが入力されたかを判定できる。 - 特許庁
The keys KEY 1-KEY 6 are validated while a selection instruction SEL is "Pl", and a control part 2 can determine which one of the keys KEY 1-KEY 6 is inputted.例文帳に追加
選択指令SELが「P1」である期間においては、キーKEY1〜KEY6が有効となり、制御部2は、キーKEY1〜KEY6のうちいずれのキーが入力されたかを判定できる。 - 特許庁
In a period that a selection command SEL is "P1", the keys KEY1 to KEY6 are made effective and a control part 2 can judge which key out of the keys KEY1 to KEY6 is inputted.例文帳に追加
選択指令SELが「P1」である期間においては、キーKEY1〜KEY6が有効となり、制御部2は、キーKEY1〜KEY6のうちいずれのキーが入力されたかを判定できる。 - 特許庁
The precharge data controller 65 decides the gradation value of RGB, reads the precharge current data corresponding to the gradation value using a look-up table 66, receives the input of vertical/horizontal synchronization signals and a clock signal, and controls the precharge drive section 62, by using the control signals SEL 1 and SEL 2 corresponding to the precharge current data.例文帳に追加
予備充電データ制御部65は、RGBの階調値を判断し、その階調値に対応する予備充電電流データをルックアップ・テーブル66で読み取り、垂直/水平同期信号とクロック信号の入力を受けて、予備充電電流データに対応する制御信号SEL1、SEL2を使用して予備充電駆動部62を制御する。 - 特許庁
Based on the clock pulse inputted from the oscillator circuit 3, the controller 2 generates a driving clock pulse of a frequency according to the process speed data SEL inputted from a CPU 5 and supplies it to the CCD 26.例文帳に追加
コントローラ2は、発振回路3から入力された基準クロックパルスに基づいて、CPU5から入力されたプロセス速度データSELに応じた周波数の駆動クロックパルスを作成してCCD26に供給する。 - 特許庁
A phase shifting circuit 10 outputs a vertical synchronizing signal V2 as a vertical synchronizing signal V22 when a field determination signal SEL shows a high level, and outputs the vertical synchronizing signal V22 obtained by shifting the phase of the vertical synchronizing signal V2 for a half period of the read clock signal RCK 2 when the field determination signal SEL shows a low level.例文帳に追加
位相シフト回路10は、フィールド判定信号SELがハイレベルを示すときには垂直同期信号V2を垂直同期信号V22として出力し、フィールド判定信号SELがローレベルを示すときには垂直同期信号V2の位相を読み出しクロック信号RCK2の半周期分シフトすることにより得られる垂直同期信号V22を出力する。 - 特許庁
Then, when a lighting signal XDATA 2 is made active (L), a select signal SEL 2 is made H after a time T3, and then, an output voltage V1 of a current-to-voltage conversion circuit 12-1 becomes low, and after a time T4, a sample hold signal SH2 is made L.例文帳に追加
次いで点灯信号XDATA2をアクティブ(L)にし、次いで時間T3が経過するとセレクト信号SEL2をHにし、次いで電流−電圧変換回路12−1の出力電圧V1がローになり、次いで時間T4が経過するとサンプルホールド信号SH2をLにする。 - 特許庁
To the first image data DT1, the second image data DT2 and the selection data SEL separated by the attribute separating section 1, conversion processing optimal for each of the image data is applied by an image converting section 2, and these data are efficiently stored in a storage section 3.例文帳に追加
属性分離部1で分離された第1画像データDT1、第2画像データDT2、選択データSELは、画像変換部2でそれぞれの画像データに最適な変換処理が施され、記憶部3に効率よく格納される。 - 特許庁
|
| 意味 | 例文 (22件) |
sel-2のページの著作権
英和・和英辞典
情報提供元は
参加元一覧
にて確認できます。
| DBCLS Home Page by DBCLS is licensed under a Creative Commons 表示 2.1 日本 License. |
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
|
ログイン |
Weblio会員(無料)になると
|
「sel-2」のお隣キーワード |
weblioのその他のサービス
|
ログイン |
Weblio会員(無料)になると
|