意味 | 例文 (90件) |
Successive Approximationの部分一致の例文一覧と使い方
該当件数 : 90件
To provide a successive approximation type a/d converter capable of reducing the time taken for processing when oversampling is performed and eventually the time taken for A/D conversion.例文帳に追加
逐次比較型A/D変換器において、オーバーサンプリングを行う場合の処理にかかる時間、ひいてはA/D変換の変換時間を短縮する。 - 特許庁
To provide a successive approximation analog-digital conversion which functions well even when converting such analogue signal as changes slow into a digital signal.例文帳に追加
ゆっくり変化しうるアナログ信号をデジタル信号に変換する場合においても、良好に機能しうる逐次近似アナログ‐デジタル変換を達成する。 - 特許庁
The complex index of refraction of the measured object 20 is found by successive approximation based on an expression indicating the relation between the complex index of refraction of the measured object 20 and these quantities.例文帳に追加
これらと被測定物20の複素屈折率との関係を示す式に基づいて、逐次近似により被測定物20の複素屈折率を求める。 - 特許庁
To reduce the storage area required for calculating numerical values using successive approximation algorithm while maintaining calculation accuracy and to reduce calculation time.例文帳に追加
逐次近似解法アルゴリズムを用いた数値計算において、計算精度を保ちつつ、計算に必要な記憶領域を抑えるとともに、計算時間を短縮する。 - 特許庁
To attain a successive approximation A/D converter which has a wide input range without increasing mounting area or power consumption by a simple circuit configuration.例文帳に追加
簡易な回路構成で、実装面積や消費電力の増大を伴わずに広い入力レンジを有する逐次比較型A/D変換器を実現する。 - 特許庁
Monitoring a clock pulse from a conversion operation clock 10 by a monitor circuit allows a clock monitor circuit 7 to monitor number of bits confirmed by the successive approximation register 11 and the successive approximation type analog/digital converter is provided with a setting value storage register 17 to set a plurality of resolution setting values in order to allow the analog/digital converter to cope with each resolution requirement.例文帳に追加
監視回路が変換動作クロック10のクロック・パルスを監視することで、クロック監視回路7は逐次比較レジスタ11で確定しているビット数を監視し、また、個々に要求される分解能に対応するため、複数の分解能設定値を設定するための設定値格納レジスタ17を備えている。 - 特許庁
To provide a successive approximation type A/D converter that can reduce the frequency of conversion of an input signal by setting a more appropriate conversion range of the input signal.例文帳に追加
入力信号の変換範囲をより適切に設定して、入力信号の変換回数を削減することが可能な逐次比較型A/D変換器を提供する。 - 特許庁
To provide a successive approximation type A/D converter which is suitable for achieving drive control of a group of switches by a required minimum control period by a simple circuit configuration.例文帳に追加
簡易な回路構成で、必要最低限の制御期間によるスイッチ群の駆動制御を実現するのに好適な逐次比較型A/D変換器を提供する。 - 特許庁
To provide an asynchronous successive approximation type AD converter capable of adjusting a delay amount for determining a cycle of an operation clock in a simple circuit and internally generating a sampling clock.例文帳に追加
動作クロックの周期を定める遅延量を単純な回路で調整でき且つサンプリングクロックを内部生成可能な非同期式の逐次比較型AD変換器を提供する。 - 特許庁
To provide an analog/digital conversion circuit of a successive approximation type that attains high-speed conversion while suppressing deterioration in the analog/digital conversion accuracy due to the effect of a decreased speed of a comparator.例文帳に追加
逐次比較型のAD変換回路において、コンパレータのスピード低下の影響によるAD変換精度の低下を抑制しながら、高速変換可能なAD変換回路の提供。 - 特許庁
A SAR control circuit of the successive approximation type A/D converter changes a digital value by a first conversion frequency within a first conversion range in accordance with a comparison result signal and outputs it.例文帳に追加
逐次比較型A/D変換器のSAR制御回路は、比較結果信号に応じて、第1の変換範囲内でデジタル値を第1の変換回数だけ変化させて出力する。 - 特許庁
The Max/Min value generation circuit 10 generates a maximum predicted value and a minimum predicted value of the predicted range of the sample voltage on the basis of the upper n bits of the successive approximation register 6 determined beforehand.例文帳に追加
Max/Min値生成回路10は、予め決定した逐次比較レジスタ6の上位nビットに基づいて、サンプル電圧の予測範囲の最大予測値及び最小予測値を生成する。 - 特許庁
A control part 43 controls the PET image reconstruction part 41b so as to change a parameter used in the successive approximation method in accordance with information related to the photographed part of the subject P.例文帳に追加
制御部43は、逐次近似法に用いられるパラメータを、被検体Pの撮影部位に関する情報に応じて変更するようにPET画像再構成部41bを制御する。 - 特許庁
To solve problems that conventional converters are expensive and noise increases when a ΔΣ type A/D converter of patent document 1 is merely exchanged to an inexpensive successive-approximation type A/D converter.例文帳に追加
従来の変換器はコストが高く、特許文献1のΔΣ型A/D変換器を単にコストの安い逐次比較型A/D変換器に置き換えただけでは、ノイズが大きくなる。 - 特許庁
The successive approximation registers set the next prescribed search voltage range to be within the preceding prescribed search voltage range, on the basis of the result of the parallel comparison, when the result of the parallel comparison is obtained.例文帳に追加
逐次比較レジスタは、並列比較の結果が得られると、並列比較の結果に基づいて、前回の所定のサーチ電圧範囲内において、次回の所定のサーチ電圧範囲を設定する。 - 特許庁
An offset value generator 4 is connected to a successive approximation register 2 so that values of the bits b0 and b1 can be read out, and storage contents of the offset information storage register 5 can be referred to.例文帳に追加
オフセット値生成部4はビットb0,b1の値を読み出し可能に逐次近似レジスタ2に接続され、オフセット情報格納レジスタ5の格納内容を参照することができる。 - 特許庁
Each current detection part 330 includes a current detection amplifier 370 and a successive approximation AD converter 380, and a DA converter 386 of the successive approximation AD converter 380 is shared among a plurality of AD converters 380, whereby current detection is executed to be able to correct the display unevenness while maintaining a sufficient AD speed with the simple configuration.例文帳に追加
電流検出部330はそれぞれ電流検出アンプ370、逐次比較型AD変換部380を有し、逐次比較型AD変換部380のDA変換部386を複数のAD変換部380で共用することで、簡易構成で十分なAD速度を維持しつつ、電流検出を実行し表示ばらつき補正をすることを可能とする。 - 特許庁
The present method comprises the steps of obtaining scanned values of the image (302); applying a non-linear correction function to the scanned values, to obtain first approximation values of the corrected reflectance values (306); filtering the approximation values of the corrected reflectance values (308); and applying non-linear correction function, to obtain successive approximation values of the corrected reflectance values (310).例文帳に追加
この方法は、前記画像のスキャン値を入手するステップ(302)と、前記スキャン値に非線形補正関数を適用して、反射率の補正値の第1近似値を得るステップと(306)、前記反射率の補正値の近似値をフィルタリングするステップ(308)と、前記非線形補正関数を適用して、前記反射率の補正値の後続の近似値を得るステップ(310)とを含む。 - 特許庁
The image reconstruction of the CT image is executed from the X-ray projection data scanned by a gantry 100 using an FBP (filter back projection) method and the image quality of a prescribed comparison image is improved by a method for successive approximation.例文帳に追加
ガントリ100でスキャンされたX線投影データからFBP法を用いてCT画像の画像再構成を行い、逐次近似法によって所定の比較画像を画質改善する。 - 特許庁
To secure sharpness and contrast for small structures and the good S/N of flat portions in a radiation tomographic image generating device that generates tomographic images through reconfiguration using successive approximation.例文帳に追加
逐次近似法を用いて再構成を行って断層画像を生成する放射線断層画像生成装置において、小構造物のシャープネスおよびコントラストと、平坦部のS/Nとの両方を向上する。 - 特許庁
A successive approximation A/D conversion section 330 sets the threshold voltages +Vdwn and -Vdwn on the basis of the output voltage VOUT of the amplification section 1 at the time of switching mode up.例文帳に追加
逐次比較型A/D変換部330は、モードアップが行われたときの増幅部1の出力電圧VOUTに基づいて閾値電圧+Vdwnおよび−Vdwnを設定する。 - 特許庁
To provide a successive approximation A/D converter without requiring any adjustment of settling time each time when a voltage to be compared is compared with an input voltage without any failure even if a supply voltage is kept low.例文帳に追加
電源電圧を低く抑えても破綻が生じず、比較対象電圧と入力電圧との比較のたびにセットリング時間の調整を要しない逐次比較A/D変換器を提供する。 - 特許庁
To cancel the deterioration of accuracy that results from an offset in an angle detection AD conversion circuit when detecting an angle component from a two-dimensional analog signal on the basis of a successive approximation method.例文帳に追加
逐次比較法に基づいて2次元アナログ信号から角度成分を検出するにあたり、角度検出AD変換回路内のオフセットに起因して発生する精度劣化をキャンセルすること。 - 特許庁
To provide an A/D converter having both features of a small size and the low power consumption of a successive approximation type A/D converter and a feature of a greater conversion speed of a flash type A/D converter.例文帳に追加
逐次比較型A/D変換器の小サイズおよび低消費電力の特徴とフラッシュ型A/D変換器の変換速度が大きいという特徴とを併せ持つA/D変換器を得ること。 - 特許庁
Here, whether or not the image quality improvement of the comparison image is further necessary is determined and when it is determined to be necessary, the image quality of the above comparison image is further improved by the method for successive approximation.例文帳に追加
ここで、標準偏差に基づいて比較画像の画質改善がさらに必要か否かが判定され、必要であると判定された場合は、逐次近似法によって上記比較画像を画質再改善する。 - 特許庁
A step wave as a reference signal is given to a differential amplifier 104 at an input period of a signal component to activate the differential amplifier like a successive approximation AD converter and to decide a high-order digital value, and the sample-hold means 107 holds a residual voltage.例文帳に追加
信号成分の入力期間に、参照信号として階段波を与え、逐次比較型AD変換動作をさせ上位のディジタル値を決定し、サンプルホールド手段107に残差電圧を保持する。 - 特許庁
Denoting a linear differential operator of a nonlinear partial differential equation that a physical quantity U should satisfy as A, a nonlinear differential operator as B, and a nonhomogeneous term (source term) as (f), A.U+B(U)=f is solved by a successive approximation method.例文帳に追加
物理量Uが満たすべき非線形偏微分方程式の線形微分演算子をA,非線形微分演算子をB、非斉次項(ソース項)をfとしたとき、A・U+B(U)=fを逐次近似法を用いて解く。 - 特許庁
If a sample-hold value is outside the first conversion range, a range setting circuit of the successive approximation type A/D converter sets a second conversion range different from the first conversion range in accordance with a determination signal.例文帳に追加
逐次比較型A/D変換器の範囲設定回路は、判定信号に応じて、サンプルホールド値が第1の変換範囲内にない場合は、前記第1の変換範囲と異なる第2の変換範囲を設定する。 - 特許庁
Each comparator circuit 10 located in parallel like a flash type executes successive approximation operations within a hold operating period of a sample-hold circuit 10 and A/D conversion is applied from the most significant bit to the least significant bit.例文帳に追加
サンプルホールド回路104のホールド動作期間内に、フラッシュ型のように並列に配置した各比較回路103にて順次比較動作が行われ、最上位ビットから最下位ビットまでのA/D変換が行われる。 - 特許庁
To correct errors resulting from switching noise generated in a comparison circuit and improve conversion accuracy without inviting an increase in area, reduction in conversion rate or increase in consumption current in a successive approximation analog-digital (AD) converter circuit.例文帳に追加
逐次比較型AD変換回路において、面積増加や変換速度低下もしくは消費電流増加を招くことなく、比較回路で生じる切り換わりノイズに起因したエラーを補正し変換精度を向上させる。 - 特許庁
A PET image reconstruction part 41b reconstructs a nuclear medical image (PET image) as a medical image by a successive approximation method from gamma ray projected data generated based on the gamma ray detected by the PET detector.例文帳に追加
PET画像再構成部41bは、PET検出器により検出されたガンマ線に基づいて生成されたガンマ線投影データから、逐次近似法により医用画像である核医学画像(PET画像)を再構成する。 - 特許庁
The reconstruction arithmetic unit 45 carries out first reconstruction processing including successive approximation processing with respect to X-ray projection data acquired by photography using a predetermined scan trajectory, and forms a first image having good image quality with reduced cone beam artifacts.例文帳に追加
再構成演算装置45は、所定のスキャン軌跡を用いた撮影により取得されたX線投影データに対して逐次近似処理を含む第1の再構成処理を用い、コーンビームアーチファクトを低減した画質良好な第1画像を生成する。 - 特許庁
When an operation is started, a successive-approximation type AD converter 1 is once caused to operate and temperature-dependent analog voltages from a voltage generation circuit BGR1 are converted by the AD converter 1 to fix all of the bits of the converted digital signals.例文帳に追加
動作開始時に一旦逐次比較型AD変換器1を動作させて、電圧発生回路BGR1からの温度依存性のあるアナログ電圧について前記AD変換器1でAD変換して、そのデジタル信号の全ビットを確定する。 - 特許庁
The reference signal is changed by using an amplitude of the decrease of the step voltage of the step wave by a multiple of 1/2, the integrator 106 is used to apply successive approximation to the residual voltage for AD conversion, and one bit each of low order digital values is decided from the high order digital value.例文帳に追加
前記階段波のステップ電圧を1/2倍ずつ減少させた振幅で参照信号を変化させ,残差電圧を積算器106を用いて逐次近似することでAD変換し、下位ディジタル値を上位より1ビットずつ決定する。 - 特許庁
To output the determined result of a test to the outside without increasing the number of pins to test a successive approximation type A/D converter mounted on an LSI, to execute the test of the A/D converter and the test of other circuits in parallel, and to shorten time for testing the LSI.例文帳に追加
LSI に搭載された逐次比較型A/D コンバータのテストを行なうためにピン数を増やすことなくテストの判定結果を外部へ出力し、A/D コンバータのテストを他の回路のテストと並行に実行でるようにし、LSI のテスト時間の短縮を実現する。 - 特許庁
To provide a successive approximation analog-to-digital converter (SAR ADC) including only minimal capacitors to perform analog-to-digital conversion, thereby exhibiting very high resistance to process change while having reduced capacitance and circuit area.例文帳に追加
最小限のキャパシタのみを備えてアナログ-デジタル変換動作が遂行されることができるようにすることにより、減少された静電容量と回路面積を有するだけではなく、工程変化にも非常に強い特性を有するようにするSAR ADCを提供する。 - 特許庁
The control circuit 20 outputs correction data DTR for correcting nonlinearity between an input signal VIN and output data DOUT in the A/D conversion circuit to the comparison section 50 in accordance with one or more bits of the successive approximation data RDA.例文帳に追加
制御回路20は、A/D変換回路の入力信号VINと出力データDOUTの間の非線形性を補正するための補正用データDTRを、逐次比較用データRDAの中の1または複数のビットに基づいて比較部50に出力する。 - 特許庁
To provide a successive approximation type A-D converter capable of reporting a defective circuit to the outside without awaiting the end of a test when the defective circuit is detected on the way of the test then stopping the test on the way of the test, thereby shortening the test time and reducing manpowers for the test.例文帳に追加
テストの途中で回路の不良が検出された場合、テストの終了を待たずに回路の不良が外部へ告知され、テストの途中でテストの中止ができ、テスト時間の短縮・省力を行えるようにした逐次比較型AD変換装置を提供する。 - 特許庁
This successive approximation type A-D converter stores a value stored in a conversion midway result register 701 to a conversion result register 702 on the way of A-D conversion and outputs the conversion midway result of the A-D converter to discriminate a defective operation on the way of the operation test.例文帳に追加
逐次比較型のAD変換装置(1)で、テスト時、AD変換の途中に変換の途中結果レジスタ(701)へ格納される値を、変換結果レジスタ(702)にも格納し、AD変換装置の変換途中の結果を出力することにより、動作テストの途中で動作不良の判定が可能な逐次比較型AD変換装置により達成できる。 - 特許庁
The successive approximation analogue/digital converter which comprises a control logic circuit 1 time-controlled by an external clock signal comprises a digital/analogue converter 2 which converts a second digital D supplied from the control logic circuit into an analogue signal A, and a comparator 3 which compares the analogue signal A with an analogue signal B inputted into the analogue-digital converter.例文帳に追加
外部クロック信号により時間制御される制御論理回路1を有する逐次近似アナログ‐デジタル変換器において、アナログ‐デジタル変換器は、制御論理回路により供給された2番目のデジタル信号Dをアナログ信号Aに変換するデジタル‐アナログ変換器2と、前記アナログ信号Aを、アナログ‐デジタル変換器に入力されるアナログ信号Bと比較する比較器3とを有する。 - 特許庁
意味 | 例文 (90件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると
|
ログイン |
Weblio会員(無料)になると
|