Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「D-SUB」に関連した英語例文の一覧と使い方 - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「D-SUB」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

D-SUBの部分一致の例文一覧と使い方

該当件数 : 265



例文

The main/sub element pitch (d') of a photo acceptor element after adjustment is expressed by d'=d×cosθ.例文帳に追加

調整後の受光素子のメイン/サブ素子ピッチ(d’)は、d’=d×cosθで表わされる。 - 特許庁

Article 29-4, paragraph (1), item (i), sub-item (d) 例文帳に追加

第二十九条の四第一項第一号ニ - 日本法令外国語訳データベースシステム

The sub arrays A-D form ultrasonic beams respectively.例文帳に追加

サブアレイA〜Dは、各々、超音波ビームを形成する。 - 特許庁

The first probe 11 has a sub array A and a sub array B, and the second probe 12 has a sub array C and a sub array D.例文帳に追加

第1プローブ11は、サブアレイAとサブアレイBを備えており、第2プローブ12は、サブアレイCとサブアレイDを備えている。 - 特許庁

例文

The A/D sub-converter 8 consists of plural A/D sub-converter sub-stages 32, 33 connected to the pipeline and each of the sub-stages 32, 33 applies a part of plural bits of a digital value generated from the A/D sub-converter 8.例文帳に追加

アナログ/デジタル・サブ変換器はパイプライン接続の複数のアナログ/デジタル・サブ変換器サブ段32,33からなり、各アナログ/デジタル・サブ変換器サブ段は、アナログ/デジタル・サブ変換器が発生するデジタル値の複数のビットの一部を与える。 - 特許庁


例文

Each sub array group A-D consists of a plurality of sub arrays which are mutually closely formed.例文帳に追加

各サブアレイ集団A〜Dは、互いに密集した複数のサブアレイにより構成される。 - 特許庁

Each of the stages includes a sub A/D converter 10, a sub D/A converter 11, a switched capacitor circuit 12, and a differential amplifier 13.例文帳に追加

各ステージは、サブA/D変換器10、サブD/A変換器11、スイッチドキャパシタ回路12、差動増幅器13を含む。 - 特許庁

relating to an assignment or transaction other than a transaction referred to in sub-paragraphs (b) to (d), on Form TM 11; 例文帳に追加

譲渡又は(b)から(d)に記載されている取引以外の取引に関するものは,様式TM11 - 特許庁

The 4th stage circuit 6 is provided with only a sub A/D converter 9.例文帳に追加

4段目の回路6はサブA/Dコンバータ9だけを備える。 - 特許庁

例文

A calculation circuit 2 comprises a sample hold 21, an adder 22, a subtractor 23, a sub A/D converter 24, and a sub D/A converter 25.例文帳に追加

演算回路2は、サンプルホールド部21と、加算部22と、減算部23と、サブA/Dコンバータ24と、サブD/Aコンバータ25とを含む。 - 特許庁

例文

The circuit 6 of the 4th step is provided with only the sub A/D converter 9.例文帳に追加

4段目の回路6はサブA/Dコンバータ9だけを備える。 - 特許庁

From the values of the next first parallax image, a ratio of c/(c+d) is allotted to a sub-pixel R3 and a ratio of d/(c+d) is allotted to a sub-pixel G3.例文帳に追加

また、隣の第1視差画像の値のうち、c/(c+d)の割合がサブピクセルR3に割り当てられ、d/(c+d)の割合がサブピクセルG3に割り当てられる。 - 特許庁

A sub array pattern set on the two-dimensional array transducer 16 has four sub array groups A-D.例文帳に追加

2Dアレイ振動子16上に設定されるサブアレイパターンは、4つのサブアレイ集団A〜Dを有する。 - 特許庁

Alternatively, the ferrite magnetic material comprises, as a main constituent, a compound represented by composition formula: AZn_cFe_dO_27 (wherein A comprises at least one element selected from Sr, Ba and Pb; 1.1≤c≤2.1; and 13≤d≤17).例文帳に追加

または、組成式AZn<sub>c</sub>Fe<sub>d</sub>O<sub>27</sub>(ただし、AはSr,Ba及びPbから選択される少なくとも1種の元素、1.1≦c≦2.1、13≦d≦17)で表される組成物を主成分とすることができる。 - 特許庁

(b) Matters listed in sub-items (a) through (d) above and conditions in the discharge destination. 例文帳に追加

ロ 前号イからニまでに掲げる事項及び放流先の状況 - 日本法令外国語訳データベースシステム

Each of the first to Nth pipeline stages includes: an A/D converter for applying A/D conversion to an input analog signal; and a sub D/A converter for applying an output digital signal from each sub A/D converter.例文帳に追加

第1〜第Nのパイプラインステージの各パイプラインステージは、入力アナログ信号をA/D変換するサブA/D変換器と、サブA/D変換器からの出力デジタル信号をD/A変換するサブD/A変換器を含む。 - 特許庁

The inclination θ is adjusted so that the main/sub element pitch (d') of a photo acceptor element becomes equal to (agree with) the main/sub beam pitch (D) of the return light after adjustment.例文帳に追加

調整後の受光素子のメイン/サブ素子ピッチ(d’)が戻り光のメイン/サブビームピッチ(D)と等しくなる(一致する)ように、傾き角度(θ)を調整する。 - 特許庁

Each sub array group A-D includes an inscribed sub array SAa1, SAb1, SAc1 or SAd1 which is inscribed with either side of the central section 100.例文帳に追加

各サブアレイ集団A〜Dは、中心部分100のいずれかの辺に接する内接サブアレイSAa1,SAb1,SAc1,SAd1を含む。 - 特許庁

Each of the 1st-3rd stage circuits 3-5 is provided with a sub A/D converter 9, a D/A converter 10 and a differential amplifier 11.例文帳に追加

1段目〜3段目の回路3〜5は、サブA/Dコンバータ9、D/Aコンバータ10、差分アンプ11を備える。 - 特許庁

The first- to third-stage circuits 3 to 5 comprise a sub A/D converter 9, a D/A converter 10, and a differential amplifier 11.例文帳に追加

1段目〜3段目の回路3〜5は、サブA/Dコンバータ9、D/Aコンバータ10、差分アンプ11を備える。 - 特許庁

The circuits 3-5 of 1st-3rd steps are provided with a sub A/D (analog/digital) converter 9, a D/A (digital analog) converter 10 and a differential amplifier 11.例文帳に追加

1段目〜3段目の回路3〜5は、サブA/Dコンバータ9、D/Aコンバータ10、差分アンプ11を備える。 - 特許庁

The sub-scanning conveyance amount in the first recording method is to be L1.D (L1 = an integer) and the sub-scanning conveyance amount in the second recording method is to be L2.D (L2 = an integer).例文帳に追加

第1の記録方式における副走査送り量をL1・D(L1は整数)とし、第2の記録方式における副走査送り量をL2・D(L2は整数)とする。 - 特許庁

(2) A name, signature or word which does not fall within the description in clauses (a), (b), (c) and (d) of sub-section (1) except in clause (e) of this sub-section shall not be registered in the Register except upon the evidence of its distinctiveness. 例文帳に追加

(2)第1項(e)を除く同項(a)(b)(c)及び(d)の各号の規定に該当しない名称、標示又は単語は、識別性の証明なくして登録簿には登録されない。 - 特許庁

The sub F/B correction quantity smoothed value is stored as shown in figure 9 (d).例文帳に追加

このとき、図9(d)に示すようにサブF/B補正量なまし値を記憶する。 - 特許庁

When a gray level is [p], sub field group A, B, C and D comprising continuous three or more sub fields are turned on.例文帳に追加

階調レベル「p」である場合に、連続する3つ以上のサブフィールドからなるサブフィールド群A、B、C、Dにわたってオンとさせる。 - 特許庁

(d) the name and address of the person(s) processing the product of the harvest of plant varieties under sub-paragraph (a) for the purposes of exploitation under Article 109/A (1).例文帳に追加

(d) (a)に基づく植物品種の収穫物を,第109/A条(1)に基づく利用のために処理した者の名称及び住所 - 特許庁

(d) if the person who has attempted to send the document fails to comply with sub-paragraph (c), the document shall be treated as not having been sent at all.例文帳に追加

(d)書類を送ろうとうとした者が(c)に従っていない場合,書類は初めから提出されなかったものとみなす。 - 特許庁

Asynchronous transfer mode ATM adaptation layer AAL type 2 units 4-5, 4-6 apply AAL type 2 processing to voice-compressed common part sub-layer CPS packets (a, b, c, d or the like) to multiplex the result on an ATM cell.例文帳に追加

AALタイプ2装置4-5、4-6では、音声圧縮されたCPSパケットa, b, c, d等が、AALタイプ2処理されて、ATMセルに多重される。 - 特許庁

The period within which reference to the deposit shall be made in the specification under sub-clause (A) of clause (ii) of sub-section (4) of section 10 shall be three months from the date of filing of the application. 例文帳に追加

第10条(4)(d)(ii)(A)に基づく寄託についての言及を明細書においてする期間は,出願日から3月とする。 - 特許庁

An application for the cancellation of the registration of a registered user under sub-clause (b) to sub-clause (d) of sub-section (1) of section 50 shall be made in Form TM-30 or Form TM-31, as the case may be, and shall be accompanied by a statement of the grounds on which it is made.例文帳に追加

第50条 (1) (b)から(d)までに基づく登録使用者の登録の取消申請は,様式 TM-30又は場合に応じて様式TM-31によりこれをするものとし,それをする理由についての陳述書を添付しなければならない。 - 特許庁

In the first- to third-stage circuits 3 to 5, the sub A/D converter 9 and the D/A converter 10 have the same number n of bits.例文帳に追加

1〜3段目の回路3〜5において、サブA/Dコンバータ9およびD/Aコンバータ10のビット数nは同じに設定されている。 - 特許庁

The D/A converting unit 420 includes a gray-level voltage generator 440 and K sub D/A converting units 421, 422, etc.例文帳に追加

前記D/A変換ユニット420は、グレーレベル電圧発生器440及びK個の副D/A変換ユニット421,422等を具えている。 - 特許庁

This A/D converter is suitable for IF sampling of communication systems using sub-Nyquist sampling methods because of its high analog input bandwidth. 例文帳に追加

このA/D変換器はアナログ入力の帯域幅が広いので, サブナイキスト・サンプリング法を使う通信システムの中間周波サンプリングに適する. - コンピューター用語辞典

(i) when an Authorized Transaction-at-Exchange Operator has come to fall under Article 60-3(1)(i), sub-items (a) or (b), or sub-items (d) to (f) inclusive, or sub-item (g) (limited to the part pertaining to the provisions of laws and regulations of foreign states), or sub-item (h), (i) or (k), or item (ii) or (iii); 例文帳に追加

一 第六十条の三第一項第一号イ、ロ若しくはニからヘまで、ト(外国の法令の規定に係る部分に限る。)、チ、リ若しくはル、第二号又は第三号に該当することとなつたとき。 - 日本法令外国語訳データベースシステム

A number of bits (n) of the sub A/D converter 9 and the D/A converter 10 in the 1st-3rd stages of the circuits 3-5 is set the same.例文帳に追加

1〜3段目の回路3〜5において、サブA/Dコンバータ9およびD/Aコンバータ10のビット数nは同じに設定されている。 - 特許庁

In the circuits 3-5 of the 1st-3rd steps, the bit number n of the sub A/D converter 9 and the D/A converter 10 are set to be the same.例文帳に追加

1〜3段目の回路3〜5において、サブA/Dコンバータ9およびD/Aコンバータ10のビット数nは同じに設定されている。 - 特許庁

(d) where the transaction is a transaction referred to in sub-paragraph (a), (b), (c) or (ca), but the application is not signed in accordance with that sub-paragraph, be accompanied by such evidence as the Registrar considers to be sufficient proof of the transaction.例文帳に追加

(d)(a)(b)(c)又は(ca)にいう取引が,当該項に従って申請に署名されていない場合は,当該取引の十分な証明であると登録官が考える証拠を添付しなければならない。 - 特許庁

D/A conversion is performed on a digital output signal of the sub A/D converter by a sub D/A converter, a difference signal from the input signal is generated by a subtractor and amplified by a sample/hold amplifier to form an analog signal to be transported to the next stage.例文帳に追加

上記サブA/D変換器のデジタル出力信号をサブD/A変換器でD/A変換を行い、上記入力信号との差信号を減算器で生成し、サンプルホールドアンプで増幅して次段に伝えられるアナログ信号を形成する。 - 特許庁

Each of four areas of 2×2 in each pixel has four sub-areas, and these four sub-areas correspond to four nozzle arrays A-D.例文帳に追加

それぞれ1画素内の2×2の4つのエリアそれぞれは4つサブエリアを有し、これら4つのサブエリアは4つのノズル列A〜Dに対応している。 - 特許庁

A sub array pattern set on the two-dimensional array transducer 16 consists of a rectangular central section 100 and a plurality of sub array groups A-D surrounding it.例文帳に追加

2Dアレイ振動子16上に設定されるサブアレイパターンは、矩形の中心部分100と、それを取り囲む複数のサブアレイ集団A〜Dと、からなる。 - 特許庁

A sub-band k which is the key is determined and if the data to be embedded is "1", the sub-band data s (p) existing in the position p is moved to the position of k+d on a high frequency side.例文帳に追加

キーとなるサブバンドkを求め、埋め込むデータが“1”の場合は、位置pにあるサブバンドデータs(p)を高周波側のk+dの位置に移動させる。 - 特許庁

A sub A/D conversion circuit 22 converts a sampled analog signal into a digital signal of a predetermined number of bit.例文帳に追加

サブAD変換回路22は、サンプリングしたアナログ信号を所定ビット数のデジタル信号に変換する。 - 特許庁

A unit conversion circuit 2 at a second step or later generates a residual voltage with the resolution of the sub A/D converter and D/A converter as 2^M+1-1 value.例文帳に追加

2段目以降の単位変換回路2は、サブA/D変換器とD/A変換器の分解能を2^M+1−1値とし残余電圧を生成する。 - 特許庁

The unit block 11-1 comprises a sub A/D converter 14, a D/A converter 15, a subtracter 16, an amplifier 17, and a change-over switch 18.例文帳に追加

単位ブロック11−1は、副A/Dコンバータ14と、D/Aコンバータ15と、減算器16と、増幅器17と、切り換えスイッチ18とから構成される。 - 特許庁

Sub microcomputer anomaly determination means 24 checks whether or not a voltage value of Vcc based on digital data 21a from a sub microcomputer A/D converter 21 is at least at a threshold 23a to make an anomaly determination for the sub microcomputer A/D converter 21 and Vref.例文帳に追加

サブマイコン異常判定手段24は、サブマイコンA/D変換器21からのデジタルデータ21aに基づくVccの電圧値が閾値23a以上であるか否かを確認することによって、サブマイコンA/D変換器21及びVrefの異常判定を行う。 - 特許庁

In decoding processing, in the window function processing of a sub-band analysis filter bank (sub-band synthesis processing), the product-sum operation of output data d[i] is thinned, and the thinned output data d[i] is interpolated by output data d[i] of the other product-sum operations.例文帳に追加

デコード処理では、サブバンド分析フィルタバンク(サブバンド合成処理)の窓関数処理において、出力データd[i]の積和演算を間引き、間引いた出力データd[i]については、これ以外の積和演算を行った出力データd[i]で補間する。 - 特許庁

A second capacitor array section CAR2 of the second D/A conversion section DAC2 and a first sub D/A capacitor array section SCAR1 of the first sub D/A conversion section SDAC1 are arranged line-symmetrically with respect to a symmetrical axis LX running through a first capacitor array section CAR1 of the first D/A conversion section DAC1.例文帳に追加

第2のD/A変換部DAC2の第2のキャパシターアレイ部CAR2と第1のサブD/A変換部SDAC1の第1のサブD/A用キャパシターアレイ部SCAR1とが、第1のD/A変換部DAC1の第1のキャパシターアレイ部CAR1を通る対称軸LXに対して線対称に配置される。 - 特許庁

A main microcomputer 2 periodically instruct an A/D converter 1 to perform A/D conversion of output voltage of an accelerator sensor, and notifies a sub microcomputer 3 of A/D conversion start timing through DMA communication during the instruction for the A/D conversion.例文帳に追加

メインマイコン2は定期的にA/Dコンバータ1に指令することによりアクセルセンサの出力電圧のA/D変換を行っており、そのA/D変換指令の間に、DMA通信によりサブマイコン3にA/D変換起動時期を通知する。 - 特許庁

The sub plate 52 is unfolded up to a plane state (d) by self weight, and thereby serious damage of foreign matter, etc. is avoided, even if the foreign matter is held between the sub plate 52 and the ground surface.例文帳に追加

サブプレート52は、自重により平面状態(d)まで展開するので、地面との間に異物を挟み込んだとしても、異物等の重大な損傷は回避される。 - 特許庁

例文

D-interplanar spacing (angstrom):intensity(I/I_0, %) of 11.8:30; 7.3:30; 6.3:65; 5.9:35; 5.0:45; 4.8:100; 4.4:45; 3.9:60; 3.8:75; and 3.7:30.例文帳に追加

D−面間隔、オングストローム 強度、I/I<sub>0</sub>、% 11.8 30 7.3 30 6.3 65 5.9 35 5.0 45 4.8 100 4.4 45 3.9 60 3.8 75 3.7 30 - 特許庁




  
コンピューター用語辞典
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved.
  
日本法令外国語訳データベースシステム
※この記事は「日本法令外国語訳データベースシステム」の2010年9月現在の情報を転載しております。
  
Copyright © Japan Patent office. All Rights Reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS