Deprecated: The each() function is deprecated. This message will be suppressed on further calls in /home/zhenxiangba/zhenxiangba.com/public_html/phproxy-improved-master/index.php on line 456
「Ff.」に関連した英語例文の一覧と使い方(16ページ目) - Weblio英語例文検索
[go: Go Back, main page]

1153万例文収録!

「Ff.」に関連した英語例文の一覧と使い方(16ページ目) - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

Ff.を含む例文一覧と使い方

該当件数 : 783



例文

A data receiving circuit for a non-contact bus system is provided with an input terminal connected with a non-contact bus for inputting a polar RTZ signal, a reference voltage supplying wire, voltage comparators 12, 13 having previously set offset voltage Voffs, an RS flip-flop(RS-FF) and an output terminal.例文帳に追加

非接触バスシステム用のデータ受信回路において、非接触バスと接続され、有極性RTZ信号を入力するための入力端子と、基準電圧供給配線と、予め設定されたオフセット電圧Voffsを持つ電圧比較器12、13と、RSフリップフロップ(RS−FF)と、出力端子を備えている。 - 特許庁

According to the operating state of a motor and a torque computing equation indicating the characteristic of output torque to the voltage phase θv of rectangular wave voltage, an FF coefficient computation unit 452 computes a ratio of amount of change in phase (dθ/dV) for keeping constant output torque against a change in the DC-side voltage VH of an inverter.例文帳に追加

モータ運転状態および矩形波電圧の電圧位相θvに対する出力トルクの特性を示すトルク演算式に従って、FF係数算出部452は、インバータの直流側電圧VHの変化に対して、出力トルクを一定に保つための位相変化量の比(dθ/dV)を算出する。 - 特許庁

When a ratio of the lateral force Ff of front wheels to the lateral force Fr of rear wheels shows a possibility of applying yaw vibration to a vehicle 10, an ECU 100 controls an EPS 200 so that a convergent steering torque Tc for steering the front wheels in a direction to converge the yaw vibration is applied to the front wheels.例文帳に追加

ECU100は、前輪の横力Ffに対する後輪の横力Frの比率が車両10をヨー振動させる可能性がある比率となった場合に、前輪に対し、ヨー振動を収束させる方向に前輪を操舵する収束操舵トルクTcが付与されるようにEPS200を制御する。 - 特許庁

The system has a replaced FF detection means 1 in loop for detecting flip-flops with reset terminals included only in a single loop circuit and replacing them with flip-flops without reset terminals to an object circuit 100 including loop circuits based on connection relation of flip-flops of reset terminals in the object circuit 100.例文帳に追加

ループ回路を含む対象回路100に対して、当該対象回路100におけるリセット端子付きフリップフロップの接続関係に基づき、単一のループ回路にのみ含まれるリセット端子付きフリップフロップを検出してリセット端子無しフリップフロップに置き換えるループ内置き換えFF検出手段1を備える。 - 特許庁

例文

Thereby, when a pixel pitch is set to be 18 μm×18 μm, contiguous pixel interelectrode capacitance CPP(Y) of about 1 fF can be obtained, and a voltage which is equal to 5 V maximum peak to minimum peak voltage of a display data with nearly 250 mV voltage added thereto can be applied to the pixel electrode 51.例文帳に追加

こうすることによって、絵素ピッチを18μm×18μmとした場合に、約1fF程度の隣接絵素電極間容量CPP(Y)を得ることができ、表示データの最大ピーク‐最小ピーク間電圧5Vに対して約250mV程度の電圧を加算した電圧を絵素電極51に印加することができる。 - 特許庁


例文

An OFF signal (SW-OFF) for commanding power OFF is supplied to a terminal 54, and the output of FF64 comes to low level(L), but the output of the FF circuit 66 keeps H until a shut down signal (shutdown COMP) is inputted from PC, so it is never switched over to the power supply of battery.例文帳に追加

電源オフ指示によるオフ信号(SW_OFF)が端子54に供給され、FF64の出力がローレベル(L)となるが、PCからシャットダウン信号(Shutdown COMP)が入力されるまでFF回路66の出力がHを維持するので、バッテリの給電に切り替わることがない。 - 特許庁

A D-FF (flip-flop) 21 for IT-delaying an EFM signal according to EFMCK and a selecting circuit 23 for selecting the OR gate output of its output signal and the EFM signal or the IT-delayed EFM signal according to information indicating the shortening/extension of a pulse width are connected to the previous stage of the delay circuit 10.例文帳に追加

遅延回路10の前段には、EFM信号をEFMCKに従って1T遅延させるD−FF21と、その出力信号とEFM信号とのORゲート出力もしくは1T遅延EFM信号のいずれかを、パルス幅の短縮/伸張を示す情報に応じて選択する選択回路23を接続する。 - 特許庁

As of the configuration of a normal FF vehicle composed of an engine 22 and an automatic transmission 30, a motor 46 is connected to the axle of a rear wheel with a clutch CL through a speed reduction gear mechanism 90 and a differential gear 94, and the elecetric power from a generator 26 mounted on the engine 22 drives the motor 46.例文帳に追加

エンジン22と自動変速機30とからなる通常のFF車両と同様の構成に、モータ46をクラッチCLにより減速ギヤ機構90とデファレンシャルギヤ94とを介して後輪車軸に接続し、エンジン22に取り付けられた発電機26からの電力によりモータ46を駆動する。 - 特許庁

A PLL circuit has a lock detector circuit 20 comprising reset signal output units 6, 7, 22-24 for outputting a reset signal Pe when there is a phase difference between an input signal f1 and a feedback signal f2 and a D-FF circuit 8 which does not output a lock detection signal SL when the reset signal is inputted.例文帳に追加

入力信号f1および帰還信号f2に位相差があるときにリセット信号Peを出力するリセット信号出力部(6,7,22〜24)と、リセット信号が入力されるとロック検出信号SLを出力しないD−FF回路8とを備えるロック検出回路20をPLL回路に設ける。 - 特許庁

例文

In a configuration similar to that of a regular FF vehicle comprising an engine 22 and an automatic transmission 30, a first motor 46 and a second motor 48 are connected to a rear wheel drive shaft with different gear ratio, and the first motor 46 and the second motor 48 are driven by the power from a generator 26 mounted on the engine 22.例文帳に追加

エンジン22と自動変速機30とからなる通常のFF車両と同様の構成に、第1モータ46および第2モータ48を異なるギヤ比をもって後輪駆動軸に接続し、エンジン22に取り付けられた発電機26からの電力により第1モータ46および第2モータ48を駆動する。 - 特許庁

例文

In the case that a phase difference of phase comparison data based on a result of sampling is large when a flip-flop FF 18 samples window data generated from a feedback clock based on a sampling clock from a selector 17, a sampled position is changed under the control of count by a counter 15 with a controller 14.例文帳に追加

セレクタ17からのサンプリングクロックに基づき、帰還クロックをもとに生成されたウィンドウデータをフリップフロップ(FF)18によってサンプリングする際、サンプリング結果に基づく位相比較データによる位相差が大きい場合、コントローラ14によるカウンタ15のカウント動作の制御により、サンプリング位置を変更するようにする。 - 特許庁

The display driver 200 includes a shift register for shifting the shift start signal based on a given shift clock and outputting the shifted output, and data latches having a plurality of FF each of which holds the gradation data based on the shifted output of the shift register, and outputs the data signals corresponding to the gradation data held by the data latches to the data lines.例文帳に追加

表示ドライバ200は、所与のシフトクロックに基づいてシフトスタート信号をシフトしてシフト出力を出力するシフトレジスタと、各FFがシフトレジスタのシフト出力に基づいて階調データを保持する複数のFFを有するデータラッチとを含み、データラッチに保持された階調データに対応したデータ信号をデータ線に出力する。 - 特許庁

Although the posture of the cylindrical film F is inclined by a rising action of the pleat part FF, a first acting part 531a and a second acting part 531b turn to push the inner surface of the cylindrical film F outwardly because a piston head 532a pushes a protrusion 531e of an operated part 531d from the outside part of the cylindrical film F to its inside part.例文帳に追加

ひだ部FFの起き上がり動作によって筒状のフィルムFの姿勢が傾くが、ピストンヘッド532aが被操作部531dの突起531eを筒状のフィルムFの外側から内側に向って押すので、第1作用部531a及び第2作用部531bが回動して筒状のフィルムFの内面を外側に向かって押す。 - 特許庁

To provide a manufacturing method capable of forming a tentative calcination film with foaming and cracks restrained, and efficiently manufacturing a high-Ic oxide superconducting thin film, even if a thickness of the tentative calcination film per layer is thick, in manufacturing the oxide superconducting thin film with the use of an FF-MOD method advantageous in cost.例文帳に追加

コスト的に有利なFF−MOD法を用いて酸化物超電導薄膜を製造するに際して、1層当たりの仮焼膜の厚さが厚い場合でも、発泡やクラックの発生が抑制された仮焼膜を形成することができ、効率的に、高Icの酸化物超電導薄膜を製造することが可能な製造方法を提供する。 - 特許庁

This data receiving circuit for a non-contact bus system is provided with an input terminal 10 for inputting a polar RTZ signal, a reference voltage supply wire 11, voltage comparators 12 and 13 having a preliminarily set offset voltage Voffs, an RS-FF 14 and an output terminal 15.例文帳に追加

非接触バスシステム用のデータ受信回路において、非接触バスと接続され、有極性RTZ信号を入力するための入力端子10と、基準電圧供給配線11と、予め設定されたオフセット電圧Voffsを持つ電圧比較器12、13と、RSフリップフロップ(RS−FF)と、出力端子15を備えている。 - 特許庁

The method for predicting powder fluidity relates in advance a maximum self-supporting height per unit area by a self-support test and a measured flow function (FF) about a plurality of given powders, and estimates the flow function of a certain powder from the maximum self-supporting height of the powder, in reference to the relations, to predict the fluidity of the powder.例文帳に追加

粉体の流動性を予測する方法であって、複数の所定の粉体について、自立試験における単位面積当りの自立最高高さと、実測したフローファンクション(FF)とを前もって関連づけ、ある粉体の自立最高高さからその粉体のフローファンクションを、その関連づけに基いて推定することにより、その粉体の流動性を予測する。 - 特許庁

In this electronic control system 1, when a CLK generated from a CLK 2 is normally worked in an LSI/FPGA 20 that is the signal processing semiconductor device, a controller 10 is accessible to FF 114 of monitoring register synchronously to the CLK in cooperation with synchronization circuits (FF101-FF107, etc.) of the LSI/FPGA.例文帳に追加

この発明の電子制御システム1は、信号処理用半導体装置であるLSI/FPGA20においてCLK2から生成されたCLKが正常に働いている場合、コントローラ10がLSI/FPGAの同期化回路(FF101〜FF107等)と協働して監視用レジスタのFF114にCLKに同期してアクセスすることができる。 - 特許庁

Then a bit assignment device 5 generates a pseudo GOP of the received image compression information on the basis of N-sets of frames stored in the FF buffer 2 and analysis result information stored in an information buffer 4 and assigns a prescribed code quantity to each picture of the generated pseudo GOP so that the outputted image compression information has a 2nd bit rate.例文帳に追加

そして、ビット割当装置5は、FFバッファ2に記憶されたN個のフレームと情報バッファ4に記憶された解析結果情報とに基づいて、入力された画像圧縮情報の擬似GOPを生成し、出力する画像圧縮情報が第2のビットレートとなるように、生成された擬似GOPの各ピクチャに所定の符号量を割り当てる。 - 特許庁

The detector 221 starts an operation for obtaining the eccentric amount which is comprised in a position error (e) by adaptive learning at each sampling point of time with the eccentric amount corresponding to the zone to which the present head position (target track position) given from the deciding part 224 most recently belongs as the adaptive learning initial value and outputting the eccentric amount to an FF controller 222.例文帳に追加

検出器221は、最も最近に初期値決定部224から与えられた現在のヘッド位置(目標トラック位置)が属するゾーンに対応した偏心量を適応学習の初期値として、各サンプル時点毎に位置誤差eに含まれる偏心量を適応学習により求めてFFコントローラ222に出力する動作を開始する。 - 特許庁

At the time of initial production of a disk loaded on this player, a disk discrimination code and user operation control information indicating whether or not Stop-operation and FF-operation recorded in a data part of attached video being not required to reproduce automatically such as advertizing video and the like can be performed are taken from a DVD video data, and they are recorded in a memory table 19 for each disk discrimination code.例文帳に追加

装填されたディスクがこのプレーヤで初回再生の時には、DVDビデオデータ中からディスク識別記号と、宣伝映像等の自動再生不要な付属映像のデータ部分に記録されている、Stop操作とFF操作が可能か否かのユーザ操作制御情報を取込み、メモリテーブル19にディスク識別記号毎に記録する。 - 特許庁

An identification circuit 41 compares a current signal s50 resulting from converting a current flowing through an avalanche photodiode APD into a voltage with a threshold V_TH2 for detecting an initial very small current to provide an output of a first identification signal s60 and a signal s62 resulting from delaying the signal s60 by a time τ to a reset terminal of a D-FF circuit 60.例文帳に追加

識別回路41は、アバランシェ・フォトダイオードAPDに流れる電流を電圧変換した電流信号s50と初期微少電流を検出するためのしきい値V_TH2とを比較して第1識別信号s60を出力し、それを時間τだけ遅延した信号s62をDーFF回路60のリセット端子へ出力する。 - 特許庁

The ejector cycle comprises a first evaporator 14 evaporating refrigerant flowing out of the ejector 13, a second evaporator 21 evaporating refrigerant sucked to the refrigerant suction port 13c of the ejector 13, and an on-ff valve 19 opening and closing a refrigerant passage of the second evaporator 21, the refrigerant suction port 13c being arranged in an upper part of the ejector 13.例文帳に追加

エジェクタ13から流出した冷媒を蒸発させる第1蒸発器14と、エジェクタ13の冷媒吸引口13cに吸引される冷媒を蒸発させる第2蒸発器21と、第2蒸発器21の冷媒通路を開閉する開閉弁19とを備え、冷媒吸引口13cをエジェクタ13の上方部に配置する。 - 特許庁

This method for designing a semiconductor integrated circuit includes: a step for deciding a flipflop in which the number of post stage gates driven in accordance with a change in stored data is not less than a standard value, as a first flipflop (large power FF); and a step for creating a scan chain having a group of flipflops working based on the same clock signal.例文帳に追加

本発明による半導体集積回路の設計方法は、保持するデータの変化に伴って駆動する後段ゲートの数が、基準値以上のフリップフロップを第1フリップフロップ(パワー大FF)として決定するステップと、同一のクロック信号によって動作するフリップフロップ群を有するスキャンチェーンを作成するステップとを具備する。 - 特許庁

The shift register includes a plurality of stages of reset/set type flip-flops (RS-FF) 34, and a transistor Tr9 disposed between the output node of the output signal Q of the RS-FF34 and the power source of the L level to be controlled to a conductive stage by an initialization signal RST and fix the voltage level of the output node to an L level.例文帳に追加

複数段のリセット・セット型のフリップフロップ(RS−FF)34を備えるシフトレジスタであって、RS−FF34の出力信号Qの出力ノードとLレベルの電源との間に、初期化信号RSTによって導通状態に制御され、上記出力ノードの電圧レベルをLレベルに固定するためのトランジスタTr9を設ける。 - 特許庁

In a head positioning control system applied to a disk drive, a feedforward control system 2 inputs the positioning error signals ES obtained from a feedback control system 1 to detect the amplitude and phase of the disturbance, calculates the control compensation value (FF signal A4) for compensating the disturbance from the multiplication of the amplitude and the phase, and outputs it to the feedback control system 1.例文帳に追加

ディスクドライブに適用するヘッド位置決め制御システムにおいて、フィードフォワード制御システム2は、フィードバック制御システム1から得られる位置誤差信号ESを入力し、外乱の振幅及び位相を検出し、当該振幅及び位相の乗算から外乱を補償するための制御補償値(FF信号A4)を算出して、フィードバック制御システム1に出力する。 - 特許庁

According to such a layout 800, since a signal outputted from the output terminal 203S (the first cell) is taken in the FF circuit 206 (the cell for failure detection) via the EN input terminal 204E of the cabling 1101 and the GCB circuit 204 (the second cell), a fault produced in an entire section on the clock control circuit and the cabling 1101 is detectable.例文帳に追加

このようなレイアウト800によれば、出力端子203S(第1のセル)から出力された信号は、配線1101およびGCB回路204(第2のセル)のEN入力端子204Eを経由し、FF回路206(故障検出用セル)に取り込まれるため、上記クロック制御回路および配線1101上の全区間において生じた故障を検出することができる。 - 特許庁

A CDR circuit includes: a frequency control circuit; a first VCO 2 which generates a reproduction clock whose oscillation frequency is controlled according to control voltage and whose oscillation phase is controlled by input data; an FF 1 which performs data identification of the input data by the reproduction clock; and a second VCO 3 whose oscillation frequency is controlled according to control voltage.例文帳に追加

CDR回路は、周波数制御回路と、制御電圧に応じて発振周波数が制御されかつ入力データにより発振位相が制御される再生クロックを生成する第1のVCO2と、再生クロックによって入力データのデータ識別を行うFF1と、制御電圧に応じて発振周波数が制御される第2のVCO3とを備える。 - 特許庁

A melting liquid (DIW) having temperature higher than the freezing point of DIW (freezing target liquid) is locally supplied to a frozen film FF of DIW formed on a substrate W, and a nozzle 8 which ejects the melting liquid is moved to scan along a substrate surface Wf and a supply position of the melting liquid to the substrate W is displaced.例文帳に追加

基板W上に形成されたDIW(凝固対象液)の凝固膜FFに対してDIWの凝固点よりも高い温度を有する融解液(DIW)を局部的に供給するとともに、当該融解液を吐出するノズル8を基板表面Wfに沿ってスキャン移動させて基板Wへの融解液の供給位置を変位させている。 - 特許庁

To provide a luster color coating film forming method and a coated material in which glittering feeling having deep and dense feeling is exhibited and FF property and high glittering feeling are given by forming a transparent luster color clear coating film layer as a luster color coating film layer and incorporating a specific aluminum flake pigment also in a base coating film layer of an under layer to form a complex color with both coating film layers.例文帳に追加

光輝性塗膜層を透明性のある光輝性クリヤー塗膜層として、下層のベース塗膜層にも特定のアルミニウムフレーク顔料を含有させ、両塗膜との複合色を形成することにより、深みのある緻密感を有した光輝感を発現することができ、さらにFF性および高輝度感が付与される光輝性塗膜形成方法および塗装物を提供すること。 - 特許庁

Particularly, although it is necessary to reduce the coolant gas flow rate in a liquid film LF freezing phase to the degree such that the liquid film LF on the substrate surface Wf would not be blown off, there is no such restriction in the phase after entirely forming the coagulation film FF which enables the increase of the coolant gas flow rate, resulting in the enhancement of the coolant capability.例文帳に追加

特に、液膜LFを凍結させる段階での冷却ガスの流量については基板表面Wf上の液膜LFを吹き飛ばさない程度に抑えることが必要であるが、凝固膜FFが全面形成された後の段階ではこのような制約がなく、冷却ガスの流量を多くすることが可能であり、これにより冷却能力を高めることができる。 - 特許庁

A timing deviation is retrained from being generated in a transfer of an FF data between respective output clocks COn, and execution of the test such as a scan test is facilitated, when the LSI operated by the clocks of the plural different frequencies is tested, by generating the output clocks COn of n-pieces in which the selection clocks SC are synchronized with the input clock CI.例文帳に追加

同期化手段103において、選択クロックSCを入力クロックCIにて同期させたn個の出力クロックCOnを生成することにより、複数の異なる周波数のクロックで動作するLSIの試験時において、各出力クロックCOn間でのFFのデータの受け渡しでタイミング違反が発生することを抑制することができ、スキャン試験等の試験の実施を容易にすることができる。 - 特許庁

Even after completing to buy US$ 600 billion in long-term Treasuries at the end of June 2011 as scheduled, which had been decided in November 2010, FRB maintained the existing policy of reinvesting the refunded principal of securities holdings. In August 2011, FRB introduced a new policy of specifying the time axis by saying, “It is expected for now that exceptionally low federal fund rate is likely to be warranted until at least mid-2013.例文帳に追加

FRB は、2010 年 11月に決定した 6,000 億ドル分の米長期国債の買入れ 143を予定通り 2011 年 6 月末で完了した後も、保有証券の元本償還資金を再投資する既存の政策を維持し、同年 8 月には「少なくとも2013年半ばまで、FF 金利の異例な低水準を正当化する可能性が高いと、現時点において想定している。」との時間軸を明記する新たな方針を導入した。 - 経済産業省

例文

Concerning this timing verification method, when a PLL circuit exists on a clock path formed between a clock supply terminal for supplying a first clock designated as a verification object and the clock input terminal of an FF set at the terminal as a verification object, a second terminal clock delay value is found on the basis of a first terminal clock delay value DCE1, the jitter of the PLL and an stationary phase error.例文帳に追加

開示されるタイミング検証方法は、検証対象として指定された第1のクロックを供給するクロック供給端と検証対象として終点に設定されたFFのクロック入力端子との間に形成されたクロック・パス上にPLL回路が存在する場合には、第1終点クロック遅延値DCE1と、終点ループ遅延値と、PLLにおけるジッタ及び定常位相誤差とに基づいて、第2終点クロック遅延値を求める。 - 特許庁




  
Copyright Ministry of Economy, Trade and Industry. All Rights Reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS