意味 | 例文 (999件) |
Signal wiringの部分一致の例文一覧と使い方
該当件数 : 3241件
To provide a high-reliability apparatus or system which employs a structure allowing the impedance of signal wirings to be adjusted for a specified value and stably operates on a printed wiring board and a printed circuit board for forming high speed signal wirings of information processors, etc.例文帳に追加
本発明は、情報処理装置などの高速な信号配線を行うプリント配線板およびプリント回路板に関わり、信号配線のインピーダンスを所定値に調整することのできる構造を採用し安定して動作し、信頼性の高い装置やシステムを提供する。 - 特許庁
With regard to the noise components, signal line noise and IC noise are reduced by employing a multilayer structure of a first insulation layer, a semiconductor layer, and a second insulation layer at the intersection of a signal line and a switch TFT drive line, thereby reducing parasitic capacitance at the intersection of wiring.例文帳に追加
ノイズ成分においては、信号線とスイッチTFT駆動配線との配線交差部を第1の絶縁層、半導体層、第2の絶縁層の積層構造とすることにより、配線交差部で形成される寄生容量を低減し、信号線ノイズ、ICICノイズを低減する。 - 特許庁
The two pixels share the polarity switching wiring line S+ which transmits a first gate control signal for switching a switching transistor Q51 in one upper pixel, and a switching transistor Q52 in one lower pixel, and the polarity switching wiring line S- for switching a second gate control signal for switching a switching transistor Q61 in one upper pixel, and a switching transistor Q62 in one lower pixel.例文帳に追加
上側の一画素内のスイッチングトランジスタQ51と下側の一画素内のスイッチングトランジスタQ52をスイッチングするための第1のゲート制御信号を伝送する極性切り替え配線S+と、上側の一画素内のスイッチングトランジスタQ61と下側の一画素内のスイッチングトランジスタQ62をスイッチングするための第2のゲート制御信号を伝送する極性切り替え配線S-とが、それぞれ上下2画素で共用されている。 - 特許庁
The probe card includes a main substrate having an external terminal connected to a tester and internal wiring, two or more probes for signal and probes for ground fixed with resin, and a ring supporting the resin, in which the probes for signal and the probes for ground are connected to the internal wiring of main substrate with a parallel line feeder, and the parallel line feeder is connected to the probe within the resin.例文帳に追加
テスタに接続される外部端子と内部配線を有するメイン基板と、樹脂によって固定された複数の信号用プローブおよびグランド用プローブと、上記樹脂を支えるリングとを備えるプローブカードであって、上記信号用プローブおよびグランド用プローブは、平行線フィーダーによって、上記メイン基板の内部配線と接続され、上記平行線フィーダーは上記樹脂内で上記プローブと接続されている。 - 特許庁
Concerning the clock generating circuit for supplying a synchronizing clock signal through the back wiring board to plural packages accommodated on the back wiring board, this circuit is provided with at least one frequency synchronism oscillator circuit to become the common multiple of even multiples of various frequencies required for the package of the clock supply destination and a clock frequency over the back wiring board is equal to or lower than 10 MHz.例文帳に追加
バックワイヤーリングボード上に収容した複数のパッケージに、前記バックワイヤーリングボードを介して同期クロック信号を供給するためのクロック生成回路において、クロック供給先パッケージにて必要となる種々の周波数の偶数倍の公倍数となる周波数同期発振器回路を少なくとも一つ備えてなり、且つ、前記バックワイヤーリングボード上を渡すクロック周波数は10MHz以下として構成する。 - 特許庁
By physically and electrically separating the conductor layer 5 by the segmented partition wall 4 and forming the electric circuit which is made of electric wiring and electrode pads such as signal wiring and ground wiring, a lift-off method and etching are not required after forming the optical waveguide 6 in order to form the electric circuit and the electric circuit is formed without damaging the optical waveguide 6.例文帳に追加
導体層5が分断隔壁4によって物理的にかつ電気的に分断されることによって信号配線やグランド配線等の電気配線や電極パッドからなる電気回路が形成されるので、電気回路の形成のために光導波路6を形成した後にリフトオフ法やエッチングを用いる必要がなく、従って、光導波路6にダメージを与えることなく電気回路を形成することができる。 - 特許庁
The display apparatus includes an effective display unit comprising a plurality of display pixels, and further includes an inspection wiring 80 where an inspection signal is supplied on inspecting the effective display unit and with a conductive layer 90 in a different layer separated by an insulating layer 100 from the inspection wiring 80 and disposed opposing through a predetermined gap G to the inspection wiring 80.例文帳に追加
複数の表示画素によって構成された有効表示部を備えた表示装置であって、有効表示部を検査する際に検査用の信号が供給される検査用配線80と、検査用配線80とは絶縁層100を介して異なる層において検査用配線80と所定の間隔Gをおいて対向するように配置された導電層90と、を備えたことを特徴とする。 - 特許庁
Based on the theory that the mutual inductance between wires is proportional to the cosθ between the wires according to the Neumann formula, the potential variation of the power source wiring 112 for supplying a high-frequency current to the internal circuit 110 is overlaid on the signal wiring 123 of the surrounding circuit 120, thereby preventing the radiated noise from increasing.例文帳に追加
ノイマンの公式より、2つの配線間の相互インダクタンスが両配線間のcosθに比例することを利用して、内部回路110に高周波電流を供給する電源配線112の電位変動が、周辺回路120の信号配線123に重畳して、放射ノイズが増大するのを防ぐ。 - 特許庁
In a display panel having an alternate wiring structure in which two column wires 15-A1 and 15-A2 for display pixels in one column are alternately connected, a pulse of a scanning signal (row wiring selection voltage Vrow) is intermittently output twice for each row and delayed scanning is performed after a prescribed period.例文帳に追加
1列内の表示画素につき、2本の列配線15−A1,15−A2が交互に接続された交互配線構造を有する表示パネルにおいて、各行について走査信号(行配線選択電圧Vrow)のパルスを間欠的に2回出力して、所定期間後に遅延走査を行う。 - 特許庁
The photo detector outputs an electrical signal, based on the strength of light received by a light-detecting element and the photodetector is constituted of at least a flexible wiring substrate for mounting the optical detecting elements and the optical detecting elements, electrically connected to the flexible wiring substrate for mounting the optical detecting elements.例文帳に追加
光検出素子で受光した光の強度に基づいて、電気信号を出力する光検出器であって、前記光検出器は、少なくとも、光検出素子実装用フレキシブル配線基板と、前記光検出素子実装用フレキシブル配線基板上に電気的に接続された光検出素子と、から構成されている。 - 特許庁
The image display device is equipped with pixel circuits 1 which are arranged in a plurality, scanning lines 2 and signal lines 3 which supply the prescribed potentials to the pixel circuits 1, the wiring structures 4 which supply currents to the current light emitting elements arranged within the pixel circuits 1, and potential control sections 5 which control the potentials of the wiring structures 4.例文帳に追加
複数配置された画素回路1と、画素回路1に対して所定の電位を供給する走査線2および信号線3と、画素回路1内に配置される電流発光素子に電流を供給するための配線構造4と、配線構造4の電位を制御する電位制御部5とを備える。 - 特許庁
On the basis of the capacitances of the first wiring electrodes X1-X5, the capacitances of the second wiring electrodes Y1-Y5, and the amount of shift in an X-axis direction of the input keys 111 in each row, a control signal including information of the position close to the object to be detected is generated.例文帳に追加
そして、第1の配線電極X1〜X5各々の静電容量と、第2の配線電極Y1〜Y5各々の静電容量と、各列における入力キー111のX軸方向へのシフト量とに基づいて、検出対象の近接位置に関する情報を含む制御信号を生成する。 - 特許庁
When noise occurs in the wiring through which a current flows and the potential is deviated from the potential in the normal range at the time of writing a signal from a current source to the current source circuit, a current is supplied from a position other than the current source and the potential of the wiring can be quickly returned to the potential in the normal range.例文帳に追加
本発明は、電流源から電流源回路に書き込みを行っているときに電流が流れる配線にノイズがのり正常の範囲の電位からはずれたときに、電流源とは別のところから電流を供給し、配線の電位を素早く正常の範囲の電位に戻すことができる。 - 特許庁
The wiring board 10 includes a first conductor layer 1f as a surface layer including a plurality of external connection pads 5 and a second conductor layer 1d as an internal layer including signal wiring 1S such that the first conductor layer 1f and second conductor layer 1d face each other with a plurality of inter-layer insulating layers 2d and 2e interposed therebetween.例文帳に追加
複数の外部接続パッド5を含む表層の第1の導体層1fと、信号配線1Sを含む内層の第2の導体層1dとが、第1の導体層1fと第2の導体層1dとの間に複数の層間絶縁層2d,2eを挟んで対面するように配設されている配線基板10である。 - 特許庁
By having the electrode of the non-linear element connected to a scanning line or a signal line, and the first wiring layer or the second wiring layer of the non-linear element for applying a potential to the gate electrode is directly connected to the electrode layer, stable operation by reduction in the connection resistance and reduction of occupied area of a connection portion are attained.例文帳に追加
非線形素子のゲート電極を走査線又は信号線と接続し、ゲート電極の電位を印加するための非線形素子の第1配線層又は第2配線層とゲート電極層の接続を直接接続することで、接続抵抗の低減による安定動作と接続部分の占有面積の縮小を図る。 - 特許庁
Signal wires 11 and 12 paired with each other for connecting terminals of a transmission circuit (USB controller) 4 formed on the wiring board 3 to those of a connector 5 and for transmitting differential signals are installed in a relationship at a predetermined distance on a first surface of the wiring board 3 and on a second surface facing to the first surface through at least one board.例文帳に追加
配線基板3に設けられた伝送回路(USBコントローラ)4とコネクタ5の端子間を接続し差動信号を伝送する対となる信号配線11、12を、配線基板3の第1の面及び該第1の面とは少なくとも1枚の基板を介した第2の面において所定の距離の関係に設ける。 - 特許庁
Signal wiring electrodes 6 and scanning wiring electrodes 7 are provided on the substrate 1 in a matrix arrangement to form pixels at respective intersections, and a pixel electrode 3 provided for each pixel is provided with a thin film transistor element 8 and a counter electrode 2 is formed at a predetermined distance from the pixel electrode 3.例文帳に追加
基板1には信号配線電極6と走査配線電極7とがマトリクス状に配置され、それぞれの交点には画素が形成され、各画素ごとに備えられた画素電極3には薄膜トランジスタ素子8が配設され、画素電極3と所定の距離を隔てて対向電極2が形成される。 - 特許庁
The display device has signal lines SL in columns, scanning lines WS in rows, pixels 2 arranged corresponding to where they cross each other, a first-class power supply wiring Vss supplying a driving current to the respective pixels 2, and a second-class power supply wiring Vss supplying a reference voltage needed for operations of the respective pixels 2.例文帳に追加
表示装置は、列状の信号線SLと、行状の走査線WSと、これらが交わる部分に対応して配された画素2と、各画素2に駆動電流を供給する第1種電源配線Vccと、各画素2の動作に必要な基準電圧を供給する第2種電源配線Vssとを有する。 - 特許庁
To provide a probe device which can solve problems concerning insulation resistance, enhance the stability of connection, deal with the narrow pitch of contact pins, simplify their wiring pattern, and raise a manufacture yield rate by performing wiring of the contact pins arranged in a row in the probe device, separating them into each signal system.例文帳に追加
本願発明の課題とするところは、プローブ装置において列設されたコンタクトピンを信号系統毎に分離して配線することにより絶縁抵抗が解消でき、接続の安定性、コンタクトピン間の挟ピッチへの対応化及び配線パターンの簡略化が図れ、製造歩留まりも向上するプローブ装置を提供することである。 - 特許庁
The semiconductor device for evaluating a leakage current includes the first PMOSFET 101, the first wiring 102, a potential monitoring circuit 103, the first NMOSFET 104, the third PMOSFET 105, a signal wire 106, the second wiring 107, the resistance element, and the second PMOSFET 109.例文帳に追加
リーク電流を評価する半導体装置は、第1のPMOSFET101と、第1の配線102と、電位モニタ回路103と、第1のNMOSFET104と、第3のPMOSFET105と、信号線106と、第2の配線107と、抵抗素子108と、第2のPMOSFET109とを備えている。 - 特許庁
In the lightning surge protection circuit constituted such that the surge absorber is connected to wiring that makes the RF signal pass therethrough via the microstrip line having the length of the quarter wavelength, and a surge current flowing to the wiring is led to the surge absorber, a bypass passage comprising an air core coil or the like is connected to the microstrip line in parallel therewith.例文帳に追加
RF信号を通す配線に、1/4波長長さのマイクロストリップ線路を介して、サージアブソーバが接続され、前記配線に流入したサージ電流を前記サージアブソーバに導く雷サージ保護回路において、空芯コイル等を備えたバイパス経路を、前記マイクロストリップ線路に対し、並列に接続した構成とする。 - 特許庁
To provide a cabinet for electronic equipment for treating a signal cable that is connected to a wiring board and becomes surplus length, without increasing the outer shape with the cabinet for electronic equipment where a sub rack for accommodating a plurality of wiring boards so that they can be inserted and extracted freely in a cabinet body as a target.例文帳に追加
本発明は、複数の配線基板を挿抜自在に収容するサブラックを、キャビネット本体の内部に収容設置して成る電子機器用キャビネットを対象とし、配線基板に接続されて余長となった信号ケーブルを外観の大形を招くことなく処理し得る電子機器用キャビネットの提供を目的とするものである。 - 特許庁
To provide a manufacturing method of a multi-layered circuit board (mother board, semiconductor chip mounting board), a semiconductor package and the like, which are capable of securing a bonding strength between an interlayer insulating layer and a wiring without forming recesses and projections of a degree of exceeding 1 μm on the surface of the wiring, and capable of transmitting a high-speed electric signal efficiently.例文帳に追加
配線の表面に1μmを超す程度の凹凸を形成することなく層間絶縁層と配線の接着強度が確保でき、高速電気信号を効率よく伝送可能な多層回路基板(マザーボード、半導体チップ搭載基板)と半導体パッケージ等の製造方法を提供する。 - 特許庁
To provide a reliability verification method and a layout design method for semiconductor integrated circuit, in which the number of signal lines needed for adjusting the wiring width or via number by peak current restriction in reliability can be minimized, and the peak current restriction can be satisfied without a back track such as wiring rearrangement.例文帳に追加
信頼性上のピーク電流制約により配線幅やビア数を調整する必要のある信号配線の数を最小限にすることができ、また再配置配線等の後戻りが発生せずに、ピーク電流制約を満足する半導体集積回路の信頼性検証方法及びレイアウト設計方法を提供する。 - 特許庁
The semiconductor device includes: the mounting substrate 101 having a wiring pattern on a surface; and a semiconductor chip 105 mounted on the mounting substrate 101 and having a wiring pattern formed on a transparent substrate 104 and including a ground electrode 110 and a signal electrode 109 at least on a reverse surface.例文帳に追加
半導体装置は、表面に配線パターンを有する実装基板101と、実装基板101上に実装されており、透明基板104上に形成され、少なくとも裏面に接地電極110及び信号用電極109を含む配線パターンを有する半導体チップ105とを備えている。 - 特許庁
The electric wiring member 10 is composed by joining energy generation element substrates 7a, 7b, which respectively have an energy generation element for discharging ink, to a base substrate unit 11 arranged on a base substrate 8, and provided with an electric wiring 2 for transmitting an electric signal to the energy generation element substrates 7a, 7b.例文帳に追加
電気配線部材10は、インクを吐出させるエネルギー発生素子を有するエネルギー発生素子基板7a,7bがベース基板8上に配設されてなるベース基板ユニット11に接合されるものであり、エネルギー発生素子基板7a,7bに電気信号を伝送する電気配線2を有している。 - 特許庁
The signal electrode 1 has a plurality of pixel electrodes 1a arranged in matrix form and wiring electrodes 1b connected to the pixel electrodes 1a, and the pixel electrodes 1a connected respectively to different wiring electrodes 1b form one unit by neighboring a plurality of pieces in crossing direction with the scanning electrode 2.例文帳に追加
信号電極1は、マトリクス状に複数配置される画素電極1aと画素電極1aに接続される配線電極1bとを有し、それぞれ異なる配線電極1bと接続される画素電極1aが走査電極2との交差方向に複数個隣り合って1ユニットを構成するように形成される。 - 特許庁
To improve an integration degree by reducing use frequency of a second wiring layer and improving a degree of freedom on signal wiring between cells in a semiconductor integrated circuit designed, in such a way that a plurality of cells are arranged in orthogonal first direction and second direction and a plurality of cells are wired.例文帳に追加
直交する第1の方向及び第2の方向に複数のセルを配置し、複数のセル間を配線することにより設計される半導体集積回路において、第2層目の配線層の使用頻繁を低くしてセル間の信号配線の自由度を高めることにより、集積度を向上させる。 - 特許庁
To realize a circuit having a simple and low-cost constitution which uses a stepwise rising and falling driving signal waveform to drive each of a plurality of loads connected to one wiring in parallel by each of a plurality of circuits, to which a plurality of circuits are connected in parallel, while reducing the current concentration to the wiring.例文帳に追加
複数回路が並列接続された複数の各回路により、1つの配線に並列接続された複数の各負荷をそれぞれ階段状に立ち上がりかつ立ち下がる駆動信号波形を用いて前記配線への電流集中を低減しながら駆動する回路を、簡易かつ低コストな構成で実現する。 - 特許庁
A wiring 39 is electrically connected to the lands 22 for outputting a differential signal via vias 38 penetrating through the third insulating layer 33 in a thickness direction, and a wiring 41 is electrically connected thereto via vias 40 continuously penetrating through the third and second insulating layers 33 and 32 in the thickness direction.例文帳に追加
差動信号出力用ランド22には、第3絶縁層33を厚さ方向に貫通するビア38を介して、配線39が電気的に接続され、また、第3絶縁層33および第2絶縁層32を厚さ方向に連続して貫通するビア40を介して、配線41が電気的に接続される。 - 特許庁
To efficiently arrange the other macro cell and standard cell even if a TAP cell for back bias control is used, to perform efficient wiring and to prevent occurrence of short-circuit with signal wiring and a design error without restriction at the time of revision by ECO in a layout design of a semiconductor integrated circuit.例文帳に追加
半導体集積回路のレイアウト設計において、バックバイアス制御のためのTAPセルを用いる場合であっても、他のマクロセルやスタンダードセルを効率よく配置し、効率の良い配線を行い、ECOによる改訂時の制約にはならず、信号配線とのショートやデザインエラーを発生させない設計とする。 - 特許庁
To provide electronic apparatus mounted with a camera unit in which breaking of a signal line due to bending and twisting of a flexible wiring board is avoided, which has improved fitting work efficiency, prevents radiation of high-frequency noise due to the flexible wiring board and therefore prevents deterioration in wireless communication sensitivity.例文帳に追加
フレキシブル配線基板の曲げおよび捩れによる信号線の断線を回避させ、かつ取り付け作業性を改善できることはもとより、フレキシブル配線基板による高周波ノイズの輻射を防止でき、ひいては無線通信感度の劣化を防止し得るカメラユニットを搭載した電子装置を提供する。 - 特許庁
The gate electrode of the non-linear element is connected with a scanning line or a signal line, the first wiring layer or the second wiring layer of the non-linear element for applying a potential of the gate electrode is directly connected with the gate electrode and, thereby, stable operation resulting from reduction of connection resistance and reduction in the occupancy area of the connection part are achieved.例文帳に追加
非線形素子のゲート電極を走査線又は信号線と接続し、ゲート電極の電位を印加するための非線形素子の第1配線層又は第2配線層とゲート電極の接続を直接接続することで、接続抵抗の低減による安定動作と接続部分の占有面積の縮小を図る。 - 特許庁
The display device includes: a light-emitting element where electric current flows when a voltage that exceeds a threshold value is applied thereto and which emits light in brightness corresponding to the electric current; a driving circuit that drives the light-emitting element; wiring that supplies the voltage and an electrical signal to the driving circuit; and a terminal for connecting the wiring with an external circuit.例文帳に追加
表示装置は、しきい値を越える電圧を印加したときに電流が流れ、該電流に応じた明るさで発光する発光素子と、該発光素子を駆動する駆動回路と、該駆動回路に電圧及び電気信号を供給する配線と、該配線を外部回路に接続するための端子とを有する。 - 特許庁
This liquid crystal display device is equipped with a liquid crystal display panel 10 which displays an image corresponding to signal voltages applied to multiple display pixels, a driver IC 20 which generates those signal voltages, and a wiring film 30 having plural signal wires LN which are arranged mutually adjacently between the liquid crystal display panel 10 and driver IC 20 so as to supply the signal voltages generated by the driver IC to the display pixels.例文帳に追加
液晶表示装置は複数の表示画素に印加される複数の信号電圧に応じた画像を表示する液晶表示パネル10と、これら信号電圧を発生するドライバIC20と、このドライバICで発生された複数の信号電圧を複数の表示画素に供給するために液晶表示パネル10およびドライバIC20間において互いに隣接して配置される複数の信号配線LNを持つ配線フィルム30とを備える。 - 特許庁
Signal lines in which signals are transferred in the same time unit are classified to a simultaneous transition group based on cell arrangement information, signal lines belonging to the simultaneous transition group are assigned to Gcells at double or more wiring track pitches, and first delay information is assigned to the assigned signal lines for each Gcell to perform a timing analysis.例文帳に追加
セル配置情報に基づき、同一の時間ユニットにおいて信号が遷移する信号配線を同時遷移グループにグループ分けし、同時遷移グループに属する信号配線については2倍以上の配線トラックピッチで信号配線をGcellに割り当て、Gcellごとに、割り当てられた信号配線に対して第1遅延情報を付与してタイミング解析を行なう。 - 特許庁
To save power consumption in the whole LSI system including a circuit board such as a printed wiring board by improving the characteristic impedance of a signal transmission line whose upper limit is about 200 Ω conventionally to ≥300Ω, prefrably ≥500Ω, and to improve the signal quality of a signal propagated through a wire by suppressing crosstalk with an adjacent line and radiaiton noise.例文帳に追加
従来200Ω程度が上限であった信号伝送線路の特性インピーダンスを、300Ω以上、好ましくは500Ω以上まで高め、プリント配線基板などの回路基板を含むLSIシステム全体の消費電力を減じることと、隣接配線とのクロストークや放射ノイズを抑制せしめ、配線を伝播する信号の信号品質を向上させること。 - 特許庁
The operation switch wiring tool 1 includes a liquid crystal display part 48 for visually displaying an address allocated to an operation switch 21, a control part 41 for outputting a return signal S2 to the transmission line Ls according to pressing of the operation switch 21, and a power supply part 43 for generating an internal power supply by performing full-wave rectification of a transmission signal S1 inputted to the signal line Ls.例文帳に追加
また、操作スイッチ配線器具1は、操作スイッチ21に割り当てられたアドレスを視覚的に表示する液晶表示部48と、操作スイッチ21の押操作に応じて伝送線Lsに返信信号S2を出力する制御部41と、信号線Lsに入力される伝送信号S1を全波整流して内部電源を生成する電源部43とを備える。 - 特許庁
A semiconductor film 40 formed under a plurality of signal wirings 12 formed on a TFT array substrate 10 is provided with identification display by a slit 92 or a notch 94, so that, even when numbers or the like for identification are not assigned in the signal wirings 12, a predetermined signal wiring 12 to be checked with a probe can be quickly and accurately identified.例文帳に追加
TFTアレイ基板10上に形成された複数の信号配線12の下に形成された半導体膜40に、スリット92や、切り欠き部94による識別表示を設けることによって、信号配線12にその識別のためのナンバー等が付されていなくとも、プロービングによりチェックすべき所定の信号配線12を迅速かつ確実に識別可能とした。 - 特許庁
A power control circuit 100 connects one control signal wiring line from a pulse signal generator circuit 120 to DC-DC converters 130-150, and controls power supply to a load circuit 160 by allowing each DC-DC converter 130-150 to adjust timing to output a voltage by counting the number of pulses of pulse signals generated via the pulse signal generator circuit 120.例文帳に追加
電源制御回路100は、パルス信号発生回路120から一本の制御信号配線をDCDCコンバータ130〜150に接続し、各DCDCコンバータ130〜150が、パルス信号発生回路120により発生するパルス信号のパルス数を計数して電圧を出力するタイミングを調整することで、負荷回路160に対する電源投入を制御する。 - 特許庁
In each digital amplifier 8, based on the PCM digitized voice signal given from the voicing control substrate, the analog voice signal for actuating the front speakers FLS and FRS and the rear speaker RS is formed and this formed analog voice signal is given to the front speakers FLS and FRS and the rear speaker RS through a speaker wiring SC.例文帳に追加
そして、各デジタルアンプ8において、音声制御基板から与えられるPCMデジタル音声信号に基づいて、フロントスピーカFLS,FRSおよびリアスピーカRSを駆動するためのアナログ音声信号が生成され、この生成されたアナログ音声信号が、スピーカ配線SCを通してフロントスピーカFLS,FRSおよびリアスピーカRSに与えられるようになっている。 - 特許庁
On the other hand, since the signal line and the auxiliary capacitance lines 4 intersect with a insulating film on the TFT substrate of the LCD, there are capacitances at intersection parts and a transient current is made to flow through these capacitances and the junction capacitance of the protecting diode 30 and wiring resistances in the circuit of the driver when the signal of the auxiliary signal lines is inverted and a ground potential Vss is fluctuated.例文帳に追加
一方、LCDのTFT基板上では信号ラインと補助容量信号線は絶縁膜を介して交差しているため、交差箇所には容量があり、補助容量信号線の信号が反転するとき、その容量及び保護ダイオード30の接合容量、回路内の配線抵抗を通して過渡電流が流れグランド電位Vssが変動する。 - 特許庁
In the wiring board 1, a first impedance regulation opening 5b for regulating the characteristic impedance of the signal transmission path comprising the conductor line 7, the signal via conductor and the signal through hole conductor 30 and extending from a first path end pad 10 to a second path end pad 20 is formed at a position opposite to the second end part of the conductor line 7 in the first face conductor 5.例文帳に追加
配線基板1において、導体線路7、信号用ビア導体及び信号用スルーホール導体30にて構成された、第一経路端パッド10から第二経路端パッド20に至る信号用伝送経路の特性インピーダンスを調整するための第一インピーダンス調整用開口5bが、第一面導体5における導体線路7の第二端部への対向位置に形成されてなる。 - 特許庁
To provide a signal transmission method capable of transmitting and receiving data for grasping a state on a slave station side without reducing the input data (monitoring data) capacity of a signal transmitted using a data signal line realizing saving on wiring, between a master station corresponding to a single control part and the slave station corresponding to a plurality of controlled parts, a plurality of sensor parts, or both of them.例文帳に追加
単一の制御部に対応する親局と、複数の被制御部または複数のセンサ部あるいはその双方に対応する子局との間で、省配線化されたデータ信号線を使用して伝送される信号の入力データ(監視データ)容量を減らすことなく、子局側の状態を把握するためのデータの送受信を行なうことができる信号伝送方式を提供する。 - 特許庁
The number of input signal supply lines 82 is less than the number of enable signal supply lines 81, and compared to the case of supplying enable signals to a data line driving circuit directly from an external circuit through the same number of input signal supply lines as the number of sequences of the enable signals of two or more sequences as before, the number of the wiring formed on a substrate 10 is reduced.例文帳に追加
入力信号供給線82の本数は、イネーブル信号供給線81の本数より少なく、従来のように複数系列のイネーブル信号の系列数と同数の入力信号供給線を介して外部回路から直接イネーブル信号をデータ線駆動回路に供給する場合に比べて、基板10上に形成される配線の本数を低減できる。 - 特許庁
To provide a sound cable or a wiring of electronic board which has a transmission structure of wide band suitable for use of a sound signal and provides a clear and reverberating tone quality, and a connector and an electric circuit.例文帳に追加
音声信号の使用に適した広帯域の伝送構造をもたせ、明瞭で響きある音質を提供することを目的とした音声ケーブルまたは電子基盤の配線およびコネクタならびに電気回路。 - 特許庁
To provide a practical substrate transport system which detects a load position of a substrate, has sensors on arms of a transport robot, and is free from a problem of disconnection of signal lines or power introducing wiring caused by wear.例文帳に追加
搬送ロボットのアームにセンサを設けた基板搬送システムであって、基板の載置位置を検出し、信号線や電力導入用配線の摩耗による断線の問題のないの実用的なシステムを提供する。 - 特許庁
To provide a wiring substrate in which high-frequency signal reflection loss caused by discontinuity of a transmission line in a connection portion between a differential line and a differential through-conductor can be made very small.例文帳に追加
差動線路と差動貫通導体との接続部における伝送線路の不連続性から生じる高周波信号の反射損失を非常に小さなものに抑制することができる配線基板を提供すること。 - 特許庁
A recorder body 1 which has a signal processing section 22, a RAM 23 and a radio communication section 24, a strain gauge 3, a strain generating section (Invar) 4, and a driving power supply are accommodated in one housing, thereby eliminating the routing operation of wiring.例文帳に追加
信号処理部22、RAM23、無線通信部24を有する記録計本体1と、歪みゲージ3と、歪み発生部(インバー)4と、駆動電源とを1つのハウジング内に収容することで、配線の引き回しを無くす。 - 特許庁
A voltage-detecting pad 8' is also provided on the wiring board 1' so as to adjoin a pad 9' which is electrically isolated from the pad 9' and is connected to a voltage-detecting signal line pattern 7'.例文帳に追加
電圧検出用パッド8’も、パッド9’と電気的に分離された状態でパッド9’に隣接するようにプリント配線基板1’上に配設されており、電圧検出用信号線パターン7’に接続されている。 - 特許庁
意味 | 例文 (999件) |
Copyright © Japan Patent office. All Rights Reserved. |
ログイン |
Weblio会員(無料)になると
|
ログイン |
Weblio会員(無料)になると
|