例文 (293件) |
function bitの部分一致の例文一覧と使い方
該当件数 : 293件
To provide a bit line sense amplifying method capable of optionally adjusting the sensing margin time of a bit line, and a memory device provided with its function.例文帳に追加
ビットラインのセンシングマージン時間を任意に調節することができるビットラインセンスの増幅方法とその機能を備えるメモリ装置を提供すること。 - 特許庁
The XQueryKeymap function returns a bit vector for the logical state of the keyboard, where each bit set to 1 indicates that the corresponding key is currently pressed down.例文帳に追加
関数XQueryKeymapは、キーボードの論理的状態を表すビットのベクトルを返す。 1 がセットされているビットは、対応するキーが現在押されていることを示す。 - XFree86
To provide an electronic volume having automatic control function, capable of suitably controlling a volume value corresponding to bit shift operation.例文帳に追加
ビットシフト動作に応じてボリューム値を適切に制御できる自動調整機能付き電子ボリュームを得る。 - 特許庁
The register circuit with a transformation function attaches priorities to selection functions in accordance with bit positions.例文帳に追加
この変換機能付きレジスタ回路においてビット位置に応じて、その選択機能に優先順位を付ける。 - 特許庁
DATA TRANSMISSION METHOD AND APPARATUS BETWEEN TIMING CONTROLLER AND SOURCE DRIVER WITH ADDITIONAL BIT ERROR RATE TEST FUNCTION例文帳に追加
ビットエラー率テスト機能が追加されたタイミングコントローラとソースドライバの間のデータ伝送方法及び装置 - 特許庁
The XDrawImageString16 function is similar to XDrawImageString except that it uses 2-byte or 16-bit characters.Both functions also use both the foreground and background pixels of the GC in the destination.例文帳に追加
いずれの関数も描画対象では GC の前景色と背景色のピクセルの両方を使う。 - XFree86
In a register allocation processing after the instruction scheduling by an instruction scheduling processing function 13 by providing a register allocation processing function 15, the register allocation which takes into consideration the bit transition of the bit expression of the register specification is performed.例文帳に追加
レジスタ割当処理機能15を設けて、命令スケジューリング処理機能13による命令スケジューリング後のレジスタ割当処理において、レジスタ指定のビット表現のビット遷移を考慮したレジスタ割当を行う。 - 特許庁
A second developing function is provided with a function for bit map-developing the enlarged image data generated by the second generating means to generate the enlarged image.例文帳に追加
第2の展開機能は、第2の生成機能により生成された拡大画像データをビットマップ展開し、拡大画像イメージを生成する機能を有している。 - 特許庁
In the facsimile equipment provided with automatic answering telephone function, in which a read-only bit map memory is installed separately from a printing-only bit map memory, the message of an automatic answering telephone is recorded in the read-only bit map memory.例文帳に追加
印字専用ビットマップメモリとは別に読み込み専用ビットマップメモリが設けられている留守番電話機能付きのファクシミリ装置において、留守番電話の伝言メッセージを、読み込み専用ビットマップメモリに記録するようにした。 - 特許庁
In an image forming apparatus for graphically converting printing information to image information of bit map data, compressing and storing the bit map data, a controlling means (CPU 101) having a function of judging the bit map size, the bit map compressed size color, and whether or not a graphic pixel is in the bit map, is provided.例文帳に追加
印刷情報を、ビットマップデータの画像情報に描画、変換し、そのビットマップデータを圧縮して格納する画像形成装置において、ビットマップのサイズ、ビットマップを圧縮したサイズカラー、そのビットマップに描画した画素があるか否かを判別する機能を有する制御手段(CPU101)を備えた。 - 特許庁
Four function units are sliced by bit, and four zeroth bit parts 100, 200, 300 and 400 for processing data of a first bit part 500 of a register file 5 are collectively disposed, in the parallel processing microprocessor provided with 4 function units capable of processing 4 commands simultaneously.例文帳に追加
4つの命令を同時に処理できる4つの機能ユニットを備えた並列処理マイクロプロセッサにおいて、4つの機能ユニットをビットごとにスライスし、レジスタファイル5の第1ビット部500のデータを処理する4つの第0ビット部100,200,300,400をまとめて配置する。 - 特許庁
Furthermore, the encryption device inputs the other bit strings divided from the plaintext m and the random number r in a padding function containing one or more hash functions, generates a bit coupling value y, applies a trapdoor one-way replacement function f to the bit coupling value y, and creates a second ciphertext u=f(y).例文帳に追加
さらに、暗号化装置が、平文mから分割された残りのビット列と乱数rとを、1つ以上のハッシュ関数を含むパディング関数に入力し、ビット結合値yを生成し、当該ビット結合値yに対して落とし戸付き一方向性置換関数fを作用させ、第2暗号文u=f(y)を生成する。 - 特許庁
To realize a semiconductor device equipped with a gate protecting function while restraining an increase of an array area in a transistor array equipped with diffusion bit lines and word lines intersecting the bit lines.例文帳に追加
拡散ビット線とこれに交差するワード線を備えたトランジスタアレイにおいて、アレイ面積の増大を抑制しつつ、ゲート保護機能を備えた半導体装置を実現する。 - 特許庁
A memory test system is disclosed in which easy function tests are carried out once or twice first to obtain fail bit data, and an OR calculation result of the obtained fail bit data is stored in a buffer memory B108.例文帳に追加
メモリテストシステムは、最初に1〜2回のイージーファンクションテストを行って、得られたフェイルビットデータのOR演算結果をバッファメモリB108に記憶しておく。 - 特許庁
A base unit includes a function change setting means 12C capable of changing (n) bits, in a part of L bits of a group ID setting means of a slave unit for individual ID setting.例文帳に追加
親機は、子機のグループID設定手段のL bitのうちの一部であるn bitを、個別ID設定用に変更可能である機能変更設定手段12Cを備える。 - 特許庁
The function SSn makes character set Gn (n=2 or 3) the current one for the next character only (regardless of the value of its high order bit). 例文帳に追加
ファンクション SSn は(最上位ビットの値にかかわらず)次の文字のみ文字集合を Gn (n=2 または 3)に設定する。 - JM
A bit stream is processed by using only the buffer or both the buffer and a register according to a function to be executed.例文帳に追加
実行する機能に応じて、バッファのみ、またはバッファとレジスタの両方を用いてビットストリームを処理する。 - 特許庁
When the content of the selected 16 bit instruction code meets the 32 bit length instruction, a second selecting signal is output and a function is provided to generate the 32 bit instruction code by connecting a consecutive instruction code in the program to the selected 16 bit instruction code.例文帳に追加
選択された16ビット命令コードの内容が32ビット長命令に該当する場合に第二の選択信号を出力すると共に、選択された16ビット命令コードにプログラム上連続する命令コードを連結して32ビット命令コードを生成する機能を設ける。 - 特許庁
A function f_1 for calculating a quantization step conversion coefficient from a bit rate ratio is a line with a slope of -1 which crosses with a function f_0 at a reference point (R_0, f_0(R_0)).例文帳に追加
ビットレート比から量子化ステップ変換係数を算出する関数f_1は、関数f_0と基準点(R_0,f_0(R_0))で交わる傾き−1の直線である。 - 特許庁
To easily realize a moving image encoding device having an adaptive bit rate distribution function among a plurality of channels.例文帳に追加
複数チャネル間の適応ビットレート配分機能を有する動画像符号化装置を容易に実現できるようにする。 - 特許庁
Each stage function of a data agitation section is provided with a pair of the pattern of a mask (a) and the mask pattern which is a reversal of its bit.例文帳に追加
データ攪拌部1の各段関数5において、マスクaのパターンとそのビット反転のマスクパターンのペアが設けられる。 - 特許庁
To provide a cordless telephone set having a function capable of reproducing MP3 digital audio bit stream music and playing a video game.例文帳に追加
MP3デジタル音声ビットストリーム音楽の再生、ビデオゲームをできる機能を有するコードレス電話器を提供すること。 - 特許庁
The FIFO memory 13 for input and the FIFO memory 14 for output have the function of controlling the bit length of data to be stored, according to the bit length of an input data.例文帳に追加
入力用FIFOメモリ13及び出力用FIFOメモリ14は、入力されたデータのビット長に応じて格納するデータのビット長を制御する機能を有している。 - 特許庁
The semiconductor device has a plurality of diffusion bit lines 108, a plurality of word lines 114, a plurality of trap films 102 having a charge holding function, and a plurality of bit line insulating film 110.例文帳に追加
半導体装置は、複数の拡散ビット線108と、複数のワード線114と、電荷保持機能を有する複数のトラップ膜102と、複数のビット線絶縁膜110とを備える。 - 特許庁
The second probability value is obtained by adding the value of each symbol of the modulation alphabet including the same second bit value in the same bit position of the symbol according to the overall probability density function.例文帳に追加
第2の確率値は、シンボルの同じビット位置に同じ第2のビット値を含む変調アルファベットの各シンボルの全体的な確率密度関数に応じた値を加算することにより得られる。 - 特許庁
The function f_0 properly represents the relation between the bit rate ratio and the quantization step conversion coefficient in code transformation, however, it includes a large variation in a region of a bit rate ratio of about 0.5.例文帳に追加
関数f_0は、符号変換においてビットレート比と量子化ステップ変換係数の関係を適切に表現するが、ビットレート比が0.5程度の領域で変動率が大きい。 - 特許庁
An ink cartridge is constituted of an LSI chip (P chip) equipped with an OTP circuit which is added to record the ink remaining amount data and a memory control circuit having a function to reset the bit for an OPT to "0" by the unit of 1 bit.例文帳に追加
インク残量データを記録するために付加したOTP回路を備えるLSIチップ(Pチップ)とOPTを1ビット単位でビットを“0”にリセットする機能を有するメモリ制御回路より構成される。 - 特許庁
Both the key and correspondent information required for retrieval are stored in a Patricia tree structure and the hash function performs mapping of n->n from the bit of the key to the bit of a hashed key.例文帳に追加
キーおよび検索のために必要な対応する情報の両方が、パトリシア・ツリー構造に格納され、ハッシュ関数は、キーのビットからハッシュ・キーのビットへn−>nのマッピングを行う。 - 特許庁
Furthermore, since a random function G for bit expansion in the conventional OAEP ++-ES system is dispensed with, by restricting output size of a first random function H', use of the random function is reduced to twice.例文帳に追加
更に、第1のランダム関数H’の出力サイズを制限することにより、従来のOAEP++−ES方式におけるビット拡張用のランダム関数Gを不要としたので、ランダム関数の使用を2回に削減できる。 - 特許庁
A storage device generates a pseudo random number (key data k), and calculates a function value g(k), and rearranges each bit of the key data k and the function value g(k) in a prescribed method, and transmits it to terminal equipment, and calculates a function value f(k) (S4-S10).例文帳に追加
記憶装置は、擬似乱数(キーデータk)を発生させ、関数値g(k)を計算し、kおよびg(k)の各ビットを所定の方法で並べ替え、端末装置に送信し、関数値f(k)を計算する(S4〜S10)。 - 特許庁
In the hash function method for obtaining a hash value by using m-bit block cryptography to compress a message, a hash value before one unit time is inputted as for a n-pieces of m-bit blocks of 2n-pieces of blocks to be inputted to a multiple-Davis-Meyer hash function unit 2.例文帳に追加
mビットブロック暗号を用いてメッセージを圧縮してハッシュ値を得るハッシュ関数方式において、多重デービスマイヤーのハッシュ関数器に入力すべき2n個のブロックのうち、n個のmビットブロックは1単位時間前のハッシュ値を入力する。 - 特許庁
In a cryptanalysis by a power differential analysis, the duplicate bit information of key bit information applied to a data converting part in a round function part is extracted, duplicated search processing is eliminated, and search processing is applied only to a new bit.例文帳に追加
電力差分解析による暗号解析において、ラウンド関数部内のデータ変換部に適用される鍵ビット情報の重複ビット情報を抽出し、重複した探索処理を排除し、新規ビットについてのみ探索処理を実行する。 - 特許庁
The (m) pieces of n-bit binary error correcting code words and a hash value having (n) pieces of m-bit blocks proir to one unit time which is outputted from a multiple Davies-Mayer hash function unit are made to be inputs and a hash value having (n) pieces of m-bit blocks is outputted.例文帳に追加
m個のnビット2元誤り訂正符号語と、多重デービス−マイヤのハッシュ関数器から出力された1単位時間前のn個のmビットブロックのハッシュ値とを入力とし、n個のmビットブロックのハッシュ値を出力する。 - 特許庁
To provide a technology for enabling the collection and integrated management of a user operation log by making a collection function for a window title log compatible with a 64-bit OS irrespective of compatibility with a 32-bit OS or the 64-bit OS.例文帳に追加
ウィンドウタイトルログの収集機能を64bitOSに対応させ、32bitOS対応であるか64bitOS対応であるかに関係なく、ユーザ操作ログの収集及び一元管理を可能とするための技術を提供する。 - 特許庁
To improve a bit error rate in an weak electric field state during an AF search of an FM radio receiver having an RDS receiving function.例文帳に追加
RDS受信機能を有したFMラジオ受信機のAFサーチにおいて、弱電界状態でのビットエラーレートを改善する。 - 特許庁
To provide a low-cost film unit with lens which includes a data imprinting function for imprinting print specification information consisting of a bit mark.例文帳に追加
ビットマークからなるプリント指定情報を写し込むデータ写し込み機構付きのレンズ付きフイルムユニットを安価に提供する。 - 特許庁
To improve the accuracy of A/D conversion, while making the function of a one-bit D/A converter used concurrently in flip-flops.例文帳に追加
フリップフロップにて1ビットD/A変換器の機能を併用させることを可能としつつ、A/D変換精度を向上させる。 - 特許庁
To specify a fault (bit error) occurrence period by providing a wavelength multiplex terminal station unit having the function of monitoring transmission quality of a signal.例文帳に追加
波長多重端局装置に信号の伝送品質を監視する機能を設け、障害(ビット誤り)発生区間を特定する。 - 特許庁
The IV generating section 62 (92) converts the provided 4-byte LBA into 16-bit data by using, for example, a hash function.例文帳に追加
IV生成部62(92)は、供給された4バイトのLBAを、16ビットのデータに、例えば、ハッシュ関数を用いて変換する。 - 特許庁
To prohibit over-write-in and over-erasure of data with a bit unit in testing a function of a memory device such as a flash memory or the like.例文帳に追加
フラッシュメモリ等のメモリデバイスの機能試験に際し、ビット単位でデータの過剰書込み及び過剰消去を禁止する。 - 特許庁
Accordingly, a capacity required for the memory array 201 for check bit can be reduced while the byte mask function is maintained.例文帳に追加
これにより、バイトマスク機能を確保しつつ、検査ビット用メモリアレイ201に必要な容量を削減することが可能となる。 - 特許庁
To effectively function the pitch cycling processing of a fixed code book especially at the low bit rate of ≤4 kbit/ss.例文帳に追加
特に4kbit/ss以下のような低ビットレートにおいて、固定符号帳のピッチ周期化処理を有効に機能させること。 - 特許庁
Then, the first binary word is transformed into a second binary word approximately showing a value of an exponential function in which the first value is a variable by using the preceding bit group BGV as exponential information (S) of the exponential function and also by using the subordinate bit group BGL as mantissa information [{1+(M/2L)}] of the exponential function.例文帳に追加
次に、上位ビット・グループBG_Uを指数関数の指数情報(S)として使用し、かつ下位ビット・グループBG_Lを指数関数の仮数情報({1+(M/2^L)})として使用することにより、第1二進ワードを、第1の値を変数とする指数関数値を近似的に表す第2の二進ワードに変換する。 - 特許庁
Also, a serial/parallel interface circuit 7 is provided with an ECC check bit detection and correction function and a reception side interface function to parallel data and performs error detection and error correction by detecting the ECC check bit of the address, of the data and of the command.例文帳に追加
また、シリアル・パラレルインタフェース回路7は、ECCチェックビット検出および訂正機能と、パラレルデータへの受信側インタフェース機能とを有し、アドレス、データおよびコマンドのECCチェックビット検出を行うことによりエラー検出を行うと共にエラー訂正を行う。 - 特許庁
Alternatively, the target distortion ratio is adjusted with a suitable function θ_1, and the target distortion ratio is added to the total target bit rate T of the second stream to obtain the target set bit rate T_n+1.例文帳に追加
あるいは歪目標比を適当な関数θ_1で調整し、第2ストリームの全体目標ビットレートTに歪目標比を加算することで目標設定ビットレートT_n+1が求められる。 - 特許庁
To provide a drill bit not different from a conventional drill bit at all in drilling function, excellent in cut powder discharge properties, enabling the drilling of a deep hole and simplifying the processing of a cut powder discharge groove to be made excellent in productivity.例文帳に追加
穿孔機能は従来のドリルビットと何ら変わらず、切り粉の排出性に優れ、深孔の穿孔を可能にし、切り粉排出溝の加工を簡素化して生産性に優れたドリルビットを提供する。 - 特許庁
To reduce an area of a semiconductor integrated circuit that has a function of holding a history of data by each bit when a plurality of signals are continuously output based on multi-bit data.例文帳に追加
多ビットのデータに基づいて複数の信号を連続的に出力する際にデータの履歴を各ビットについて保持する機能を有する半導体集積回路において、回路面積を低減する。 - 特許庁
Here, when random numbers of k_0 bit r_i are connected, the 1st data σ_i-1, L exceeding (k_0+k_2) bit are removed from input of binominal operation at an input side of a signature generating function.例文帳に追加
ここで、k_0ビットの乱数r_iを連結したときに(k_0+k_2)ビットを越えてしまう第1部分データσ_i-1,Lを、署名生成関数の入力側にある2項演算の入力から外す。 - 特許庁
The FPGA has a function for converting an octet synchronous HDLC frame into a bit synchronous HDLC frame in transmission and converting the bit synchronous HDLC frame into the octet synchronous HDLC frame in reception.例文帳に追加
このFPGAは、送信ではオクテット同期HDLCフレームをビット同期HDLCフレームに変換し、受信ではビット同期HDLCフレームをオクテット同期HDLCフレームに変換する機能を持つ。 - 特許庁
例文 (293件) |
Copyright © Japan Patent office. All Rights Reserved. |
この対訳コーパスは独立行政法人情報通信研究機構の研究成果であり、Creative Commons Attribution-Share Alike 3.0 Unportedでライセンスされています。 |
Copyright (C) 1994-2004 The XFree86®Project, Inc. All rights reserved. licence Copyright (C) 1995-1998 The X Japanese Documentation Project. lisence |
Copyright (c) 2001 Robert Kiesling. Copyright (c) 2002, 2003 David Merrill. The contents of this document are licensed under the GNU Free Documentation License. Copyright (C) 1999 JM Project All rights reserved. |
ログイン |
Weblio会員(無料)になると
|
ログイン |
Weblio会員(無料)になると
|